找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

1036#
发表于 2015-4-22 17:59 | 只看该作者
像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通道哪里电阻不就加大了吗?感觉不到这样做的好处是什么,能详细解释一下吗,谢谢啦?或者有解释这种情况的资料给个链接,

EMC.png (133.73 KB, 下载次数: )

EMC.png

点评

这种是数模混合电路经常使用的接地方法。 保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。 图示是正确的方法。  详情 回复 发表于 2015-4-23 09:39

该用户从未签到

1037#
 楼主| 发表于 2015-4-23 09:39 | 只看该作者
byetry 发表于 2015-4-22 17:59
2 L% \+ F$ b8 s1 `- K像这样的布局方式,就涉及到EMC吗?所有的地在后期通过一个比较窄的通道连接EMC性能就比较好吗?比较窄的通 ...
! Q; _. W6 E7 L; h( N
这种是数模混合电路经常使用的接地方法。( [; g7 x: T; b. C+ B) A: S0 C
: b' O. s% v! g4 k! |4 l
保证每个电路模块的电路和地是独立的,最好再通过单点接地,相互不影响。
) O' N$ R" A  G# V8 z3 U! ^) c0 }1 Z+ b( H6 `. G+ J
图示是正确的方法。
0 J, R$ k6 a) e$ Q

该用户从未签到

1038#
 楼主| 发表于 2015-4-23 09:48 | 只看该作者
lht-tz 发表于 2015-4-13 10:31
3 |  j/ j8 S% N  [( Y% W- e, `大师你好!
1 t( Q9 L& I; Q. F+ C, w最近发现有些板在ROUTER的时候飞线十分粗壮,影响视线不知道在哪里调回细小的呢?LAYOUT是正常 ...
- t2 \4 `  L* U3 U' x- I8 I
5 Z# w( S( \4 N+ Y3 @! N5 i+ p

该用户从未签到

1039#
发表于 2015-4-25 07:34 | 只看该作者
请教一下DDR地址线问题* k2 g+ d1 [1 |) J0 x) G  L
1、有的DDR末端不需要接电阻
3 n3 y/ k; d# u2、有的末端串接电阻再串电容下地# m: |2 {8 N8 u
3、还有的末端串电阻 然后接REF。REF电容下地
9 E! y( q3 s/ |  ?; d! }他们有什么区别

该用户从未签到

1040#
发表于 2015-4-29 11:42 | 只看该作者
Jimmy,
  z, a: @5 z) B) z5 I1 b; z我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在原理图的属性当中显示出来。
. Z( I$ U* `. d& u3 r
5 D* k& q0 c/ l在导出BOM 时  用tools--part lister   在字段对应的property 中找不到 MANUFACTURER  
" j5 X0 }- o- @; l+ Y6 [  L! ]2 Z- F& C
请教 如何出BOM 才能把在DATABOOK中定义的属性输出来: `" e  e. T- {+ Z; ?
# n- p0 G* ?- f4 H8 U7 @

点评

支持!: 5.0
支持!: 5
你是用的PADS还是mentor EE的dxdatasheet?  发表于 2015-5-14 15:56

该用户从未签到

1041#
发表于 2015-5-11 17:14 | 只看该作者
大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?

点评

如果针对pcb工程师的话,以下几个信息是必须要看懂的: 1,主要信号的管脚功能 2,对接地方式的要求 3,散热的要求 4,滤波及平面的处理 5,封装尺寸以及元器件高度 6,三面视图  详情 回复 发表于 2015-5-14 16:00

该用户从未签到

1042#
发表于 2015-5-12 01:16 | 只看该作者
mark,学习使用PADS中

该用户从未签到

1043#
 楼主| 发表于 2015-5-14 16:00 | 只看该作者
慕小北 发表于 2015-5-11 17:148 u' w4 O9 ^# O& v' [7 J7 n. @. n
大师能教一下,怎么样来读懂芯片的datasheet吗?有哪些信息是需要重点关注的?

' D9 N+ c  Z3 f( V0 N1 H/ L8 J如果针对pcb工程师的话,以下几个信息是必须要看懂的:
5 ^/ D6 F4 c' e) _
& y* P) T! H" A1,主要信号的管脚功能
  a$ r" \5 V0 ~, _$ h
6 Z& W* T5 c& H) n. o- G, k8 \0 P2,对接地方式的要求( I4 ]- U& o/ f/ l2 T; o0 h
1 s' @. j) {% B* G
3,散热的要求1 }$ ^% G" h$ ]' e: U) t
: }- p$ z8 H9 R  m  d
4,滤波及平面的处理
6 |5 z% h9 O) N! a) {3 w2 m* [8 [9 P+ x, `
5,封装尺寸以及元器件高度6 q, A) M6 ~# a. W1 D/ q7 G

# L! A" Z; x) W6,三面视图
1 T. T5 }7 c+ F) y2 F- c$ Z

该用户从未签到

1044#
发表于 2015-5-14 20:29 | 只看该作者
最近需要用pads进行大规模FPGA设计,请问版主,i/o-designer和pads兼容吗?还是说只能兼容Expedition?

点评

支持!: 5.0
支持!: 5
只兼容EE  发表于 2015-8-7 09:00

该用户从未签到

1045#
发表于 2015-5-15 11:55 | 只看该作者
本帖最后由 sunniesun99 于 2015-5-15 11:57 编辑 1 L9 o) Y6 H/ ?! f1 [- o( U* A
sunniesun99 发表于 2015-4-29 11:42
: i3 h# K: u5 J( f4 xJimmy,9 ~2 ]+ N% [( ]& \0 u: n
我在dxdatabook中定义了元件的一些属性 比如 MANUFACTURER ,MANUFACTURER  PN  这样的属性,已经在 ...
jimmy支持!: 5 5 z) R1 n1 ]+ O7 b, u# H. q! k
你是用的PADS还是mentor EE的dxdatasheet?
  q8 q; ~% D: I! ?1 _1 e& v+ U+ Z5 _/ Y5 V5 f

, v6 U& W2 r" |是用的PADS 里的DXdesigner  DXDATABOOK' q* v4 Q# ~* b5 k: Q
我看到别人建议在 library manager 里设置  但是我的PADS 只有一个LIBRARY STUDIO,好像功能和 library manager  有差距
  \3 s( ]7 h% F+ C" [4 b( ^" c( k0 `
所以如果是 PADS 的 dxdatabook  请问怎么设置. K8 G, i( _% l$ S0 u
: `* y& r" r) ^: s2 c

点评

支持!: 5.0
支持!: 5
您好,我没有使用过PADS 的DXDATABOOK。PADS的元件库管理非常方便和简单。DXdatabook于EE会更合适  发表于 2015-8-7 09:01

该用户从未签到

1046#
发表于 2015-5-26 11:05 | 只看该作者
本帖最后由 jimmy 于 2015-8-7 09:02 编辑
& G( o. R3 ~3 Y! h  M# T# i; ^, D
/ Q0 a' C0 C1 y. LJimmy,你好,VGA走线中的R、G、B要包GND吗?
+ `% r6 p" }6 F' m4 `! H7 {+ @, y

) x  J' |3 M; R3 P7 v% Rjimmy回复:有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。8 f) o1 g. J5 B& F

点评

有条件的情况下需要包地。如果包地没有空间,R,G,B之间的距离要拉开至4W以上。  发表于 2015-8-7 09:02

该用户从未签到

1047#
发表于 2015-6-16 22:59 | 只看该作者
jimmy:你好!$ v. p1 T5 n2 f
          一直久仰你的大名,如今我碰到一个非常奇怪的问题想请教一下你,是这样的,我有一块PCB是用allegro软件画的,最后转换成PADS,两个不相同的软件肯定会掉一些东西,但没关系,我在PADS已处理好了,也DRC了,本来这块板准备打板了,可后面因原理图有所变化,原理图是用OrCAD画得,所以最后我直接用OrCAD导网络到PDAS进行ECO一下,可同步时部分网络掉了,电容的1脚和2脚给调换了位置。我就觉得怎么会这样,同样的原理图和PCB在PADS导网表怎么就不行呢?原理图没有变化任何位号和封装、电路等,只是在原理图增加元件,ECO一下之前的电路怎么就会变化呢?还望请教jimmy帮我指点一下。
9 M3 l* ~* r. V; x2 W6 e

点评

最好能提供相应的原理图和PCB文件。  详情 回复 发表于 2015-8-7 09:02

该用户从未签到

1048#
发表于 2015-6-25 11:23 | 只看该作者
大侠们,小弟刚刚开始使用pads,以前用AD,请问问我的via在内层为何只显示一个圆圈,为什么没有ring(焊盘)呢?
8 W0 i& G' C& U+ R4 E 在线等!

该用户从未签到

1049#
发表于 2015-6-25 11:28 | 只看该作者

不好意思,补上图片

本帖最后由 lpaiwyybz 于 2015-6-25 11:29 编辑
* o' v7 |, b; g
7 c7 J/ ]2 {1 q7 ~- UC:\Users\frankleey\Desktop第一次在这个论坛里发,可能有点生疏,打扰大家了!

1.jpg (89.07 KB, 下载次数: 2)

1.jpg

点评

把内层设置为no plane  详情 回复 发表于 2015-8-7 09:04

该用户从未签到

1050#
发表于 2015-7-3 22:14 | 只看该作者
大家好! 使用PADS 进行PCB Layout时,鼠标滚轮放大的区域太大了,不是很好控制,不知这个功能能不能将放大的区域缩小点,方便操作。" Q7 W( p! I) I, S) T
. {& b2 d1 p! X
希望知道的大神们能够指导下,谢谢!

点评

pads助手,你值得拥有  发表于 2015-10-14 15:29
多滚一滚,方能找到感觉  详情 回复 发表于 2015-8-7 09:05
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-19 10:56 , Processed in 0.140625 second(s), 34 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表