找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

1006#
发表于 2014-9-25 16:35 | 只看该作者
pads vx怎么启动约束管理器啊?

点评

执行菜单命令:【Setup】→【Constraints】, 或者点击图标,启动CES  发表于 2014-9-26 10:59
  • TA的每日心情
    郁闷
    2020-10-26 15:11
  • 签到天数: 2 天

    [LV.1]初来乍到

    1007#
    发表于 2014-9-26 11:26 | 只看该作者
    Z-Dong 发表于 2014-8-28 13:59
      N7 ~& K* o5 n# U9 F9 j; c/ _今天PADS9.5这软件出了问题吗?怎么老提示:发生严重的运行时错误。请按“确认”关闭程序!& e; [; ~% P9 Q6 [
    重装还是有这 ...
    / Y! P! l1 Q% r4 d3 |
    我这都是在论坛里面下的呀!
  • TA的每日心情
    郁闷
    2020-10-26 15:11
  • 签到天数: 2 天

    [LV.1]初来乍到

    1008#
    发表于 2014-9-26 11:29 | 只看该作者
    Z-Dong 发表于 2014-9-26 11:26
    # a# j" M0 X" M& W! G我这都是在论坛里面下的呀!

    4 u' w: U0 |8 F/ _) l8 a" p. n请LZ推荐一个下载地址哇!不胜感激

    该用户从未签到

    1009#
    发表于 2014-9-26 17:55 | 只看该作者
    jimmy大哥~~可以請教DDR3的layout嗎?! T+ \! |4 {9 ]0 A6 K$ |
    我用的是PADS9.3

    点评

    可以。加我扣扣:844086148  发表于 2014-9-29 11:35

    该用户从未签到

    1010#
    发表于 2014-9-27 11:20 来自手机 | 只看该作者
    我是刚入门PADS的,该从何学起?

    点评

    先买本书看。《PADS9.5实战攻略与高速PCB设计》  发表于 2014-11-21 10:07
    先学软件菜单功能,再练实例。  发表于 2014-9-29 11:36

    该用户从未签到

    1011#
    发表于 2014-9-27 11:21 | 只看该作者
    hyteie 发表于 2014-9-25 16:35  Z0 [) J# H9 Z/ Q+ s
    pads vx怎么启动约束管理器啊?
    ; x, \$ {2 d5 q2 ^
    我那个图标是灰色的不能用,并且菜单里面没有这个选项

    点评

    另外,我也没装VX。暂时不用Vx.  发表于 2014-9-29 11:37
    你没有破解成功或者软件没有激活这个模块。  发表于 2014-9-29 11:37

    该用户从未签到

    1012#
    发表于 2014-9-29 10:54 | 只看该作者
    可以麻煩幫我看一下這種BGA封裝的DDR3這種VIA過孔是否只能用雷射鑽孔製作
    ' s3 O$ v. b/ v% Q% F# e. ?/ h再這先謝謝各位

    DDR3.rar

    31.35 KB, 下载次数: 11, 下载积分: 威望 -5

    点评

    是的。低于0.65mm pitch的BGA都要打盲埋孔的。  发表于 2014-9-29 11:40

    该用户从未签到

    1013#
    发表于 2014-9-29 23:49 | 只看该作者
    hardaway0625 发表于 2014-9-29 10:54
    ' L- |2 E4 q! A0 r5 g2 Q2 M+ `! u可以麻煩幫我看一下這種BGA封裝的DDR3這種VIA過孔是否只能用雷射鑽孔製作
    / x! `; A6 _6 T* A再這先謝謝各位

    4 V) q* ^. @* U) g8 I4 J那吉米大大在請問一下盲埋孔,因該如用PADS製作,小弟沒這方面的經驗,可以指教一下
      p4 Y/ |, U5 q0 C多謝

    点评

    1-2用4/10,2-5用8/18,5-6用4/10  发表于 2014-10-21 14:01

    该用户从未签到

    1014#
    发表于 2014-10-7 20:47 | 只看该作者
    各位兄弟姐妹们!!6 O9 U2 {! Y* W( H
         这里有视频教程!!!!
    " Y' z  u7 q# a! c+ L* Y$ c0 B' T2 q            可以免费看看!!!!!8 G) u1 g, U- M0 q
                   效果还不错!!!!!!
    9 Y! V# F/ X0 Z# e6 @, p                还是高清视频教程!!!!!
    9 ~- l. w( q, [& U                      布局和布线将的很细哦!!!" u, b2 k/ c( |6 J' W% |& R6 o6 g2 e6 g
    http://i.youku.com/xuepcb- s2 Q0 s/ P7 \

    该用户从未签到

    1015#
    发表于 2014-10-22 22:20 | 只看该作者
    请问Jimmy,我看完了你的书,把书上实例也做了一遍,然后改怎么提高?去哪里找实例来练习啊?

    点评

    需要多练多总结。  发表于 2014-11-21 10:03
    EDA365的作品展有很多实例。  发表于 2014-11-21 10:02

    该用户从未签到

    1016#
    发表于 2014-11-15 20:52 | 只看该作者
    版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志),不能编辑,不能选中,不能删除,请问有没有什么好办法可以去除?小方格子和线条叠在一起,有时都看不清有没有接上。困扰我好久了。。。

    点评

    答案见1013楼。  发表于 2014-11-21 10:06

    该用户从未签到

    1017#
    发表于 2014-11-20 21:41 | 只看该作者
    请教下坛里 的大神们在建立封装的时候会提示我是否要建立part type,选择是后弹出下图1,我想问的是这个里面的gate选项卡里 的内容(如图2)是什么意思?我每次都是直接点OK,然后弹出下图3的错误提示,怎样才能不出现这个错误提示?还有,为什么9.5不能像2005版的一样自动匹配相同名字的part type,而是每次都要手动输入名字?望指教,谢了! , v6 v( ~3 d  T7 V2 Q7 X3 T6 v9 C" {
    $ }4 c% O; ]* H6 y- L
                                         图1                                                                     图2                                                                   图3
      @6 v6 \+ a* Z3 ]' m4 X

    点评

    请参阅书《pads9.5实战攻略与高速PCB设计》中关于元件库的相关章节。  发表于 2014-11-21 10:05

    该用户从未签到

    1018#
     楼主| 发表于 2014-11-21 10:04 | 只看该作者
    yamazakiryuji 发表于 2014-11-15 20:52' i; i7 \+ {# k4 v2 Z0 @6 y6 Q
    版主你好,我用的是PADS2007,在原理图拷贝时,经常会出现很多红色的小方格子(就是那种电气连接断开的标志 ...
    " [6 n7 q* f* r$ f& l/ u
    取消显示标记选项即可。
      u! Q; e, N) F! j 7 J* E* n1 n3 W( f; Q  o- l; x

    & V3 L5 f" l7 p1 A

    该用户从未签到

    1019#
    发表于 2014-11-21 19:15 | 只看该作者
    原来是酱紫啊,多谢多谢。。。

    该用户从未签到

    1020#
    发表于 2014-11-21 23:43 | 只看该作者
    自由天空 发表于 2013-5-7 16:18
    0 J. ~  P! W! Z在LOGIC的元件类型编辑器里的pin mapping是给PIN定义类型,这个有什么意义啊?
    1 W/ F0 N3 O; S2 N8 _  N- ]& J8 I# s- W7 o- b3 _/ T8 v
    请问这个选项在哪设定啊 ...
    : H- R: p, V. N4 K$ }+ w+ ?6 u
    字母数字管脚编号的原理图符号到一个有数字管脚的PCB decal,如一个简单的SOT23封装的三极管被不同的厂商使用自的“逻辑的”管脚编号/名称,为通用性LOGIC一般画一种,PART TYPE再根据不同的厂商引脚不同再映射。* B; S' z! A2 p" l! ^

    ! V. A+ |. k$ t* c& I) Z0 J, L/ O, c: r+ p: D, ?
    & V! M% Z6 I+ H7 m1 X, s/ k

    2014-11-21_233924.png (4.86 KB, 下载次数: 1)

    logic封装

    logic封装

    2014-11-21_233949.png (9.59 KB, 下载次数: 0)

    Pins

    Pins

    2014-11-21_234003.png (33.53 KB, 下载次数: 1)

    对实际DECALS重映射,而不是一般通过引脚编号映射

    对实际DECALS重映射,而不是一般通过引脚编号映射
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-19 06:54 , Processed in 0.109375 second(s), 34 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表