本帖最后由 jimmy 于 2011-11-15 10:59 编辑
1 t" `+ r/ E: o3 r+ S3 E8 L7 ]0 U' r3 q! [
群主,我有一个问题一直都没有解决,就是我用ORCAD画原理图,然后导出网络表,再在PDAS LAYOUT中导入,但是我画到一半的时候,想在原理图那边修改走线或者说修改一个元件(比如我一开始的时候有一个电阻的一端接VCC,我想将这一端改为VDD网络)我导出网络表,再导入PCB那边,发现在VCC的那根网络没有改掉,我每次修改这样的问题,只能把电阻删掉才可以改过来,请问一下,不用删电阻,要怎样才能修改那根网络。' y$ Q9 y* j* q- C- G) G# b1 i
/ g4 G7 I1 I2 u6 E# F$ Y( V/ vjimmy回复:0 x v" k3 X. D5 k7 L
0 B2 M; |4 ~, B# L
可利用compare eco功能进行更新.操作如下:
2 [$ C+ Y/ O. v7 [ b6 t' z% t8 {$ [/ Q5 N
1,原理图生成一份新的网表.比如2.asc
& u6 y. s3 x2 A0 y4 }4 [$ M; W" `$ U5 k
2,打开PCB文件,tools->compare eco
' c& u- k; h/ J7 \2 t4 F9 e* z
/ s! r$ L O: h7 j) }
! ~, X& i- M! p
$ }, T/ s# j a6 Q5 f; U1 H `; B0 N, W3 a& E. h8 S
0 \7 d5 E2 S6 F# V- v* B
; L6 B( E4 x; s4 ]6 R( M. @0 q3 i
3,然后进行对比,产生ECO文件0 \; ]6 d7 @" Q/ x% a
3 z: U. ?( o+ i/ S5 B$ V
4,关闭此对话框,在PCB中执行file->import->2.eco文件.
: f* [, {! U9 Z( o5 {
5 H+ }9 u$ K% d" H$ L4 {: i更新完成. |