找回密码
 注册
关于网站域名变更的通知
123
返回列表 发新帖
楼主: hcjyddup
打印 上一主题 下一主题

[仿真讨论] DDR2数据线调试问题

[复制链接]

该用户从未签到

31#
 楼主| 发表于 2012-11-27 17:09 | 只看该作者
slyarmeng 发表于 2012-11-12 10:18 - o# c( {/ q% D! f8 ]( c$ Q
楼主问题解决了吗?没有下文了啊

. S) Z7 H. B, W/ C问题终于解决了,原来是CPU端焊接问题,后来发现在写的时候DQS1没有对应信号,但是在读的时候DQS1上有对应脉冲,所以判断在CPU端对应管脚有虚焊。换个厂商送去无锡江南所焊接后,两块板子,一块正常了!查了了这么久...问题在这里。不过这个过程也发现了设计中的各种问题,比如层规划,封装制作,布线等问题,学到不好。2 X, i, ~# X  `) B$ Z/ N
非常感谢各位参与讨论哈!

该用户从未签到

32#
 楼主| 发表于 2012-11-27 17:10 | 只看该作者
问题终于解决了,原来是CPU端焊接问题,后来发现在写的时候DQS1没有对应信号,但是在读的时候DQS1上有对应脉冲,所以判断在CPU端对应管脚有虚焊。换个厂商送去无锡江南所焊接后,两块板子,一块正常了!查了了这么久...问题在这里。不过这个过程也发现了设计中的各种问题,比如层规划,封装制作,布线等问题,学到不好。9 h+ n* I2 n7 @7 b$ a3 N/ I
非常感谢各位参与讨论哈!

该用户从未签到

33#
 楼主| 发表于 2012-11-27 17:13 | 只看该作者
dzwinner 发表于 2012-11-13 10:22
: W  j$ ^' U( z照你的说法,你的叠层 L2 和L3 都是信号层,你的叠层很有问题!你低8位能跑起来就算万幸了!推荐一个叠层 ...
$ T: A' `8 _/ ^2 X, Y, v6 B
嗯,叠层规划确实不好,但是信号频率不是很高DDR2是243MHz的,所以还能正常工作。板子最终的问题是出现在CPU的虚焊,在北京某公司,重新焊接过两次都没解决,最后去无锡焊接的,终于好了一块。不过第二版在工艺上确实要改进不少: a3 K  [( b& S- E! B
非常感谢参与讨论哈!

该用户从未签到

34#
发表于 2012-12-27 00:25 | 只看该作者
hcjyddup 发表于 2012-11-27 17:13
2 j/ |! k6 A9 p5 E( z嗯,叠层规划确实不好,但是信号频率不是很高DDR2是243MHz的,所以还能正常工作。板子最终的问题是出现在 ...
- Q: E# ~+ D$ Y0 [
56所都出来了~~嘿嘿
  • TA的每日心情
    开心
    2023-10-16 15:32
  • 签到天数: 1 天

    [LV.1]初来乍到

    35#
    发表于 2013-7-21 18:23 | 只看该作者
    看来国内这些什么所的,水平都不行啊,  一个板上有4颗ddr3,一个400pin左右的bga主控, 全部手工植球再搞到板上, 一把破风枪一次焊OK!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-1 00:42 , Processed in 0.062500 second(s), 19 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表