找回密码
 注册
关于网站域名变更的通知
楼主: jimmy
打印 上一主题 下一主题

★★★ 大家一起学PADS (一)★★★......【有问必答贴】

    [复制链接]

该用户从未签到

181#
发表于 2010-5-18 13:55 | 只看该作者
本帖最后由 jimmy 于 2010-5-18 15:34 编辑
" a# k1 C' x: n2 C  b7 B; o7 Y* b( T
JIMMY,我画板的时候养成了一个习惯。先把地线设置为一种颜色,走线的时候一看是这种颜色就知道是地线,不理会它(放在那里,不走地线),等所有走线完成以后在TOP跟BOTTOM层铺地,所有的地就会连在一块,偶尔碰到有孤立的没有连接上的地线,打过孔后也可以连起来。请问这个习惯好吗?: v6 Z; C3 I) F; O' P( D$ ?
" B. c) r& q  S7 }0 K
4 P7 Y5 D& y7 k
jimmy:
/ P$ p  M: ~* ~3 d+ M7 Y% g 1 \: @- e; r& O7 Q2 Q6 o3 O8 w
这个习惯不好!
* v6 p( e; c- o' n
" d* r6 f6 q7 [3 x/ t+ h& v$ O. f; E, ]地线应先fanout出来。$ [& R) T, J! F

2 E) U$ v0 v" m% ~2 s有些芯片的电源管脚或地管脚先引线至电容再由电容打孔出来。% J, G# u; Z, L8 g/ j! A
% ~. |4 x; ]1 L: I3 ^
还有一些电源芯片也应该重点处理。
. q- r. z. j/ a# p4 w6 P9 Y   _& }& g, V3 u
特别是双面板,一定要提前将GND的主干走出来,而不是靠灌铜来实现。有了主干,再灌铜。

该用户从未签到

182#
发表于 2010-5-18 13:59 | 只看该作者
本帖最后由 jimmy 于 2010-5-18 15:36 编辑 5 c6 V' N: m7 K2 d& u' n+ x

, W* V2 {8 P0 c; M4 oJIMMY,我碰到怪问题了。PADS LOGIC跟PADS LAYOUT建立联系以后,我在LOGIC里面改了一个元件的封装,执行ECO TO PCB以后,LAYOUT里面那个元件的封装依旧是之前的,没有改变。请问是什么原因啊?重试几次都没有用。没有办法了,我只能手工在LAYOUT里面改元件的封装
& I' _; w7 M; J. r& `- @9 K$ S' H/ c
( a2 m5 z+ i# g2 S# t5 Y" I6 I
jimmy:5 K9 V+ i, U% ~% E/ X

4 N" J3 M- A/ u( \ECO TO PCB的时候,这个选项勾选了吗?
5 S, |( u, L: h, @7 F( d* b' c5 ]; W7 e& O7 j& S3 q' T! c
头像被屏蔽

该用户从未签到

183#
发表于 2010-5-19 13:51 | 只看该作者
提示: 作者被禁止或删除 内容自动屏蔽

该用户从未签到

184#
发表于 2010-5-19 16:06 | 只看该作者
是的好好学学!

该用户从未签到

185#
发表于 2010-5-19 17:15 | 只看该作者
本帖最后由 jimmy 于 2010-5-19 17:20 编辑
8 q% {- ]8 b! Y* ?) D7 A/ s4 A
6 v7 L9 ?& x% p" G9 D8 E最近要画一个板,很多差分等长线要走,所以想在router里走线,选中PAD点 Interactive Route走线后按Shift+A ,这样走出来的蛇形线幅度可以控制,但宽度控制不了,很宽。想请问楼主,怎样设置可以让宽度小一点?. M0 M, `( b9 K: }- b6 ?  o& ^. k

# S5 [6 h4 W( m+ R2 S
* G) ?% H) L0 u, wjimmy:
' \' N( O, K- F) F5 M . S+ b7 H( Z$ O% i: n
如下图设置:
2 C: W+ i/ R* p3 U5 W1 x& v/ V7 t4 r7 I* w  f8 f& ~8 r* l4 m

该用户从未签到

186#
发表于 2010-5-19 17:33 | 只看该作者
如图所示,这个宽度还是没有变小,可以设置吗?

router.JPG (129.82 KB, 下载次数: 7)

router.JPG

该用户从未签到

187#
发表于 2010-5-20 10:14 | 只看该作者
本帖最后由 jimmy 于 2010-5-20 10:27 编辑
) d2 i; l9 d1 B" X& ~
回复  jimmy ; a; r+ ?% a6 ~* ^2 d- F* L
+ U/ u9 w, `2 w6 j$ F; X+ l
JIMMY,请问附件里面外面那个环是怎么做出来的?是COPPER吗?我看外环的属性跟里边那个圆的 ...
7 w  z4 l. _: J* m7 kandylau201088 发表于 2010-5-18 13:37
+ x5 P0 V7 X. Z  Z' J" L
/ k+ Q$ o: G- @# D/ X0 Z( @' a
- a0 k( A: L: N( J1 n
  请问这样处理后做出来的板子那COPPER部分是不是不会盖绿油的?
4 Q6 z9 C. F4 e% Q) j+ N$ J+ P& w
$ M/ x3 H& p9 w% ]- T) K6 b
jimmy:: B- U& ?6 i& V2 p$ b" c, A
1 ^+ X$ b- d' ?' _
copper+pad组合起来就成了焊盘了。焊盘当然不会盖绿油.

该用户从未签到

188#
发表于 2010-5-20 10:19 | 只看该作者
多谢JIMMY的热心解答

该用户从未签到

189#
 楼主| 发表于 2010-5-20 10:25 | 只看该作者
如图所示,这个宽度还是没有变小,可以设置吗?
1 Y4 o1 _6 R. [' `( Dkitty0305 发表于 2010-5-19 17:33

0 x9 @0 x0 ?; f2 j
1 {/ A) y/ D9 h' O% l6 I8 \+ q) b2 X
    gap值你没有设置好。举一反三如下:
9 u4 c, Z( y3 \: T# @* v& Y4 }; J; v2 [; V; }2 q
    设为1时:, a1 G& v  i$ x- W) N. ~/ ~

* m0 T/ k$ S; K, E, J2 h   
; l% N; J4 v# _6 e
: L% n' A/ ~" J( v' q   设为2时:
0 i, A' d  N7 V6 E1 t0 j: Y  l' \# n' V/ c* B: x+ ~6 ?
  
" e, e; t/ i1 T# v3 o* k2 z( p3 J7 Z( G" @* u3 s: S5 r% ?' [, A/ F
设为3时:. P1 ^1 u5 I% R+ G+ {$ l6 O

* @+ j% Z4 v" O  B5 l% u+ }
9 Z5 _# }) C# o; _/ A
5 g* q4 X# J* r4 T0 K; G; M5 U9 m& o1 M% ]$ R
以上三种设置,你可以看到蛇形线之间的间距都不一样的。

该用户从未签到

190#
发表于 2010-5-20 13:42 | 只看该作者
本帖最后由 jimmy 于 2010-5-20 13:44 编辑
7 @% d+ @* ^/ T& S% Y
% w4 B$ y% b; N, _回复 190# jimmy
- r: L; \! w" L6 r2 a( Q1 j1 f3 y8 ^) V

# {" v% {! @; z) T* i9 m, |    先谢谢jimmy的热心解答。) G; {* t; ]3 [9 G! ]8 S% _2 V- v
    这三种设置是有明显的变化 ,走好线后用tune修改成蛇形线就会很合要求,但是在走线时选 Add Accordion 设置成3/1也还是比较宽
9 P) i9 i& o% s9 v) z) V' Q9 ^7 B

9 z5 F1 I% q( u$ n7 p! Cjimmy:
" t1 `4 I7 s( B: g) l# ]$ i9 F + ]9 l5 q7 ^; B! Z- S* c4 s
走线时添加蛇形时要注意:设计格点和手感

该用户从未签到

191#
发表于 2010-5-23 22:41 | 只看该作者
本帖最后由 jimmy 于 2010-5-24 08:46 编辑
, `7 C' s6 B$ J
9 _  H! p% F; x/ I请问JIMMY,POWER LOGIC下面如何隐藏元件引脚。比如我现在用的元件有4个脚,2个脚有用的,另外两个脚起固定作用。我在画原理图的时候不想把固定作用的脚画出来,该怎么操作?
$ r) I5 {+ `  F) n# o2 q7 p  C" p; w1 S- M1 X8 s; e

/ g7 n; z1 d! S' a& f! Q) J
& Z' `1 a8 @4 ~+ vjimmy:) ?  x7 J" t6 y) n
, X' y" M8 x% {  s- o/ \4 [5 o7 H
可将CAE封装只画两个有用的脚,比如为1,2脚
7 V4 v) ]+ W: N/ w; ?( _ 1 X, p% O7 ~2 V, q% z9 P
PCB封装对应为1,2脚,固定脚为3,4脚。

该用户从未签到

192#
发表于 2010-5-23 22:42 | 只看该作者
本帖最后由 jimmy 于 2010-5-24 08:50 编辑
9 f2 a4 t7 g7 {
) m5 ?% x" V6 |+ T! z; y: t1 z请问JIMMY怎么在layout中更新元件封装时只删除器件,而不删除连接在器件上的线呢?: ?1 v- G% |) _8 D. q# U) [
诸位谁知道怎么在layout中更新元件封装时只删除器件,而不删除连接在器件上的线呢?谢谢
+ J9 F( C2 q7 [9 z; e4 z! |% v' a7 G9 L8 G
jimmy:. _$ K: A: Z6 V8 [/ v4 y4 X3 A

  W( Y% j' i' F5 B: R/ d. v不会删除线

该用户从未签到

193#
发表于 2010-5-24 12:15 | 只看该作者
已有QQ群:28326856 4 c, K9 F6 x3 t
怎么不能加入啊???????

该用户从未签到

194#
发表于 2010-5-24 17:03 | 只看该作者
请问在PADS做封装的时候,怎样做正方形的过孔??

该用户从未签到

195#
发表于 2010-5-24 22:13 | 只看该作者
本帖最后由 jimmy 于 2010-5-28 08:58 编辑
6 m$ t. y/ ~5 c8 O$ B# H; a8 w
请问JIMMY,POWER LOGIC下面如何隐藏元件引脚。比如我现在用的元件有4个脚,2个脚有用的,另外两个脚起固定 ...
" X- e4 ?- q: k% [/ N/ j1 q  X& \, nandylau201088 发表于 2010-5-23 22:41

1 |6 y' s8 g" v) U6 _# X; Y/ ?; N1 W5 }% T
6 _3 A  g0 T, ^; F/ u5 B3 c
    原理图做2个脚,而封装做5个脚(包括定位空),导网络表应该会出错吧。JIMMY- ?' Q6 b4 C0 |  k9 H

* m% z3 B- l6 Y
' b+ c) H" w* R1 s
# w$ F* A! q' F, B1 ]! `1 I6 LJIMMY:
- _3 T$ T# W1 u+ K
+ I  H  r3 ^' ~. C; Y$ J/ u7 v您试了再说。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-3 20:12 , Processed in 0.109375 second(s), 21 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表