找回密码
 注册
查看: 5176|回复: 25
打印 上一主题 下一主题

[仿真讨论] 10G光模块差分线走线注意事项

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2014-2-22 09:27 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
各路大侠,请问10G光模块的差分线走表层好还是内层好呢?1500mil线长。
+ v1 C/ J8 }) E( {3 z谢谢啦~

该用户从未签到

推荐
 楼主| 发表于 2014-3-11 22:11 | 只看该作者
感谢各位的回复!!最终还是决定走表层了,回头调试和使用报告出来后给大家汇报下结果哈。
* b* G3 m& C: [, W7 k, i感谢大家~

该用户从未签到

推荐
发表于 2014-2-22 09:55 | 只看该作者
走内层3 t) w- ?: I5 o4 b  {- u) v
有效改善FEXT,但要注意过孔处的感性负载效应
; v* z/ t$ @. F

该用户从未签到

推荐
发表于 2014-3-2 20:43 | 只看该作者
10G差分线,1500mil线长,表层和内层都能搞定。
0 A$ T" A$ U0 `& V5 O% {走表层:必须和PCB确认好,表层他的阻抗控制怎么样。差分对之间间距能控制多大,隔离地铜皮和孔栅有没有空间放。表层虽然不用过孔,但是实际加工后,不确定因素太多,不好控制。1 |; D" t/ |( t
走内层:串扰容易控制、阻抗容易控制,损耗容易控制、同样的线宽线距比表层耦合松,能得到额外的好处。但是多了过孔,光模块的话用建议盲孔,卖那么贵不在乎这点成本吧。  c7 B. E3 Y) u9 M2 ~' H8 h
顺便说一句,光模块最好尽量做到完美,给通道和接受芯片多留一点噪声余量,要不然用户稍微不注意就出问题那就麻烦了,毕竟不是每个工程是都精通SI。

该用户从未签到

3#
发表于 2014-2-22 15:26 | 只看该作者
走外层的好处: 1 TOP can avoid via; 2. BOT can avoid via stub, which is good for signal integrity.

该用户从未签到

4#
发表于 2014-2-23 15:38 | 只看该作者
1500mil还是走内层比较好。但是要注意让过孔STUB最短。

该用户从未签到

5#
发表于 2014-2-23 22:53 | 只看该作者
如果一定要打过孔就走内层,如果不用打孔就走外层。

该用户从未签到

6#
发表于 2014-2-24 09:28 | 只看该作者
我们内外层都走过。个人觉得BGA出线时如果可以走外层不用过孔就直接走外层了。如果扇出在里面,那就延续走内层。外层线的速度更高,但可能会有辐射。内层线可以被屏蔽但是增加过孔。当然过孔你可以做盲埋孔
  • TA的每日心情
    开心
    2019-12-7 15:02
  • 签到天数: 8 天

    [LV.3]偶尔看看II

    7#
    发表于 2014-2-24 10:00 | 只看该作者
      10G的信号走在内层 会不会降低信号的Tr 导致信号质量问题呢

    该用户从未签到

    8#
    发表于 2014-2-25 10:51 | 只看该作者
    取决于光模块和BGA能否表层出线,如果可以表层直连,那就沿着走线打地过孔铺铜,line-shape间距不小于15mil;如果不能表层出线,可以走靠近Bottom层的内层,保证stub最短,换层过孔处添加地过孔,还有其他优化阻抗突变的一些做法。

    该用户从未签到

    9#
    发表于 2014-2-25 10:52 | 只看该作者
    取决于光模块和BGA能否表层出线,如果可以表层直连,那就沿着走线打地过孔铺铜,line-shape间距不小于15mil;如果不能表层出线,可以走靠近Bottom层的内层,保证stub最短,换层过孔处添加地过孔,当然了还有其他优化阻抗突变的一些做法。

    该用户从未签到

    10#
    发表于 2014-2-26 15:37 | 只看该作者
    本帖最后由 braveheart320 于 2014-2-26 15:40 编辑
    - P) c+ K. M, e% }' q# a( l
    4 A, b" i: p( x( Y7 f2 b/ K7 R走外层虽然能避免过孔,但1500mil的线长走外层损耗会比较小,而且光模块如果是SFP+信号的话损耗太小会压到上模板,所以综合来讲还是走内层好点。
    9 y- B3 I' \2 g! }8 n% l过孔的话尽量避免Stub影响,必要的时候做背钻等。

    该用户从未签到

    11#
    发表于 2014-2-28 09:30 | 只看该作者
    这个不难吧,一般都能直连的,然后算成松耦合差分对儿,SFP+下方焊盘掏掉,圆弧布线。OVER......

    该用户从未签到

    12#
    发表于 2014-2-28 20:15 | 只看该作者
    光口正面一般有一圈布线禁布的!确定要走top层?7 O5 Q( B& y- H+ w2 h  c
    建议走内层,TX靠近最底层,RX次之,一般都走内层的4 Z+ d0 ?+ K9 h0 g; R
    你光口表底层出线了,有phy或者直接进芯片时也不一定表底层能全走完,还不如一开始就分好层,走内层

    该用户从未签到

    14#
    发表于 2014-3-3 22:55 | 只看该作者
    楼主,您看了楼上的回答,有何感想?您应该更加郁闷了。像这种问题,只要有人问,肯定会有N多种的答案。其实就像于博士说到那样,内外层都可以的,不仅仅是10G的这种信号。关键就看您关注什么点,或者是在您在什么地方做的不够好,损耗的问题?串扰的问题?或者是布线是否顺畅的问题?It depends!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-5-23 10:50 , Processed in 0.078125 second(s), 25 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表