|
本帖最后由 procomm1722 于 2013-12-24 09:52 编辑
6 q1 T3 ?$ f7 S5 T: Z/ A) [( p) }, Y H% h. j# r; h8 D/ Z
原則上是的.
6 b/ y+ T4 x/ h. U7 E+ Z通常Plane 是根本不會用來走線 , 因為在該層走線的話 , 阻抗偏低 , 很容易有 SI 問題.
" P- s& H" g4 _3 F0 }所以有些人因為一般的層面走不下去了 , 就偷偷走一小段線在 Plane Layer 上 , 結果是造成系統不穩.$ ]8 X% e2 F$ v( `; R% |7 |
8 \( u) d4 e( D, M
左側設計用了 8個 Plane layer 和 2個 Conductor layer , 光是PCB製作成本比較起來就會讓人發瘋 , 更何況有需要這麼多 Plane Layer ( 包含 IN1 , In2 , In3 , In4 這四層應該是 Conductor layer )嗎? 是否瞭解 Plane Layer 和 Conductor layer 的差異? 且中間都沒有任何的 Conductor Layer , ..... 真不知他為何會做這樣的設計. / M) N7 C N, x8 {7 g( i% r0 V
) C) u w: W6 u! f更何況右側的設計也是亂來 , 兩層Conductor Layer ( Top , Bottom )沒問題 , 但兩個內層走線( IN1 , IN2 )卻是設成 Plane , 這不是雞同鴨講.: e( a: P" V/ z: i% r" i& N7 F3 ~! `& Z
不要以為設定使用正片就沒事了 , 除非真的把 Allegro 當小畫家在使用 , 完全忽略系統設計邏輯.+ Y. X0 n# J8 O& p
. X, E8 N6 n: B9 G6 g
( \- @8 a# `/ [% C |2 }+ m6 h4 R個人嚴重懷疑 , 貴司做這個設計的人和外包的 Layout House 的人到底懂不懂 Allegro ....?
& `/ Z- M3 `& O/ |* ?/ \) E, x不是會操作就好 , 設定錯了 , 是會挖坑給自己跳的.: k0 V$ w7 N1 M" n; ]6 l
|
|