|
本帖最后由 procomm1722 于 2013-12-24 09:52 编辑 5 [3 |1 Y( v6 c+ e- ]: ]
* u( }3 ?. v5 D1 e
原則上是的.4 a6 o, C2 j9 c0 ~
通常Plane 是根本不會用來走線 , 因為在該層走線的話 , 阻抗偏低 , 很容易有 SI 問題.
* I6 v# z' K- q7 ^8 S- V所以有些人因為一般的層面走不下去了 , 就偷偷走一小段線在 Plane Layer 上 , 結果是造成系統不穩.
a& n. \% L( H/ R6 l* F8 @9 z. L) [/ q. G7 @9 s+ V
左側設計用了 8個 Plane layer 和 2個 Conductor layer , 光是PCB製作成本比較起來就會讓人發瘋 , 更何況有需要這麼多 Plane Layer ( 包含 IN1 , In2 , In3 , In4 這四層應該是 Conductor layer )嗎? 是否瞭解 Plane Layer 和 Conductor layer 的差異? 且中間都沒有任何的 Conductor Layer , ..... 真不知他為何會做這樣的設計. ' {$ T* x1 {( F7 e) A8 P; h: q; i* y
2 A' i8 H: ~3 E7 r1 N8 H0 p y更何況右側的設計也是亂來 , 兩層Conductor Layer ( Top , Bottom )沒問題 , 但兩個內層走線( IN1 , IN2 )卻是設成 Plane , 這不是雞同鴨講.6 k6 |" k; n2 i5 v" Y! ]
不要以為設定使用正片就沒事了 , 除非真的把 Allegro 當小畫家在使用 , 完全忽略系統設計邏輯.0 f) J3 R. X1 |. k L) I/ ~
$ I# M# V$ Z; D4 j! t' p; }& h
( U) l# z8 [ K; k! C8 u個人嚴重懷疑 , 貴司做這個設計的人和外包的 Layout House 的人到底懂不懂 Allegro ....? 2 X/ S4 b. O7 G& t8 o
不是會操作就好 , 設定錯了 , 是會挖坑給自己跳的.: l9 j1 R" K4 P$ F% V/ Y
|
|