找回密码
 注册
关于网站域名变更的通知
查看: 1027|回复: 1
打印 上一主题 下一主题

[仿真讨论] 仿真SN74LVC16T245的问题疑惑

[复制链接]
  • TA的每日心情
    擦汗
    2020-1-14 15:59
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2013-1-11 18:24 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    仿真SN74LVC16T245的问题疑惑
    5 k, J: i# g' r9 E0 L1 r; w( A5 v# F7 W  _% }! x' t, j. v
    7 C4 `- S; q; u% U) {7 W

    - ?7 ]( q  J' r  e7 L0 z7 `, U( _- R+ I( t1 l. o. j
    使用SN74LVC16T245的IBIS文件进行简单的分析,想仿真vcca=1.8v,vccb=3.3v情况下的波形输入与输出
    " `& D0 V2 N$ O, q: \, Y/ T
    3 I# ~$ N1 P% i那么应该怎么才算正确呢?
    & F6 @- @0 [5 U- r' Q1 ]* C, |* a( u- U( p
    下面是我的电路结构:& W, i1 V6 h. v# p% I

    * Z4 v5 d* P  E" ?9 e使用FPGA模型的一个SSTL18_II的IBIS,供电1.8v,输出端加上封装寄生参数RLC
    " \: `8 U3 m8 H中间加一个33欧电阻% l0 u0 ^2 P# u
    然后直接连接到LVC16T245_IO_33,输入输出加上封装寄生参数RLC' R3 a! ]& W, {0 s* o

    $ J- `4 G* z: V# K1 o/ n( Q7 Q! v4 Q
    * J, ~  A! Q$ D! A& [怎么看输出波形比输入波形更缓呢?
    # R8 c& @( r, v$ e& b5 ^  s" ?) v% k/ P0 W  D# w
    9 g/ ?5 |5 Q  a+ w8 I, M% s5 l
    6 }' i2 k2 S( n

    5 K8 J; c' V6 E3 N- d' h! u: V! C) x) d8 @; a4 y
    5 \7 c; q+ r' b& I6 j! c

    该用户从未签到

    2#
    发表于 2013-1-19 16:49 | 只看该作者
    应该是看上升时间和下降时间吧
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 10:02 , Processed in 0.125000 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表