找回密码
 注册
查看: 5794|回复: 31
打印 上一主题 下一主题

关于ddr3等长控制的问题,急!

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-8-6 17:39 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 wangjing 于 2012-8-7 18:03 编辑 8 S* r( |5 O0 v: e3 M+ B& t

8 X/ m( F2 p) d; B/ x& y7 P# {8 D8片DDR3,因板子空间有限,需要正反重叠贴片,即top面4片,bottom片4片,所以打孔非常受限。现在data线的等长已经完成,但是一片ddr中,最长地址线和最短地址线的长度已经差了1000多mil了,现在板子上没有太多的空间。请问地址线和clk等长最大可以控制在多少mil板子不会有问题?

11.jpg (90.85 KB, 下载次数: 30)

11.jpg

该用户从未签到

2#
发表于 2012-8-7 09:40 | 只看该作者
我看您的問題覺得很奇怪, 請問您的 Constraint 是誰來設計的? 難不成是您自己隨手定的或是根本沒有規則可依據?
& v  M, D% i/ c5 Q! f這都是有標準規範的 , 怎麼拉線會誤差這麼大.

该用户从未签到

3#
发表于 2012-8-7 11:25 | 只看该作者
就像二楼说的。本身规则就已经设置好了,在布线过程中会时刻注意线长问题。clk差分线与地址线组在1500-2500之间即可。

该用户从未签到

4#
发表于 2012-8-7 13:49 | 只看该作者
楼上的根据桩线定义似乎不应该超过520MIL吧?每组线间的线长,请问您1500-2500是怎么算出来的

该用户从未签到

5#
发表于 2012-8-7 13:51 | 只看该作者
这主要要看你ddr3的频率是多少,然后还有板子的介质,地址线之间相差不能超过波长的十分之一,比如说,ddr3的频率是300MHz,介质常数为4,根据波长=c/(f*根号下的介质常数),所以此时波长为3*10的八次方/(300*10的六次方*2),即为0.5m,所以布线之间长度相差只要不超过0.05m就可以,当然ddr3好像频率都超过800MHz了吧,你自己算算。

该用户从未签到

6#
发表于 2012-8-7 14:10 | 只看该作者
wzwang2000 发表于 2012-8-7 13:51 . {9 J$ s: j2 f7 C) W& H
这主要要看你ddr3的频率是多少,然后还有板子的介质,地址线之间相差不能超过波长的十分之一,比如说,ddr3 ...
' _1 w, P1 w; K) `
你这个计算方法仅仅是算出什么情况下,不用做信号匹配的方法。那个说1000-2500MIL是怎么算出来的?DDR3的主频应该在1333的,我只知道每组数据线间距离不能超过撞线定义所确定的,即不能超过上升时间RT,根据经验定理带宽等于5F从而可以算出带宽,在根据带宽=0.35/RT,算出RT,在根据RT算出线长,这里没有说时钟线和数据线的差距,如果有也仅仅是这里计算出来的,他怎么计算出1000-2500?我怎么算都算不出来,但是我肯定控制和数据是差我说的那个数字

该用户从未签到

7#
发表于 2012-8-7 14:17 | 只看该作者
blue822180 发表于 2012-8-7 14:10
0 G5 m- o) m/ F你这个计算方法仅仅是算出什么情况下,不用做信号匹配的方法。那个说1000-2500MIL是怎么算出来的?DDR3的 ...
( K* g6 N3 P  A2 f" _
我觉得他说的应该是错的,如果是1000mil,那就是25.4mm,对于频率超过1000M的ddr3来说相差肯定过大,这样的布线肯定是有问题的。

该用户从未签到

8#
发表于 2012-8-7 14:19 | 只看该作者
blue822180 发表于 2012-8-7 14:10 0 s7 l1 y3 {# ~4 g7 N' V
你这个计算方法仅仅是算出什么情况下,不用做信号匹配的方法。那个说1000-2500MIL是怎么算出来的?DDR3的 ...
% j. Q4 {0 \2 [6 I& B
呵呵,另外我想问下,你的经验定理是哪里来的,一般是5倍f?那如果是4倍f,岂不是算出来的数据就不对了?

该用户从未签到

9#
 楼主| 发表于 2012-8-7 17:26 | 只看该作者
procomm1722 发表于 2012-8-7 09:40
# ]. a3 ^  D) R/ K' Y! X$ o) t我看您的問題覺得很奇怪, 請問您的 Constraint 是誰來設計的? 難不成是您自己隨手定的或是根本沒有規則可依 ...

2 i9 r' i+ k) z6 _. q这个是正反完全重合贴啊,正反的地址线要连在一起,所以打孔非常受限制,连到主芯片的地址线只能按打孔的这个顺序连接,所以才会造成最长最短相差很多

该用户从未签到

10#
发表于 2012-8-7 18:28 | 只看该作者
地址信号比数据信号长1500-2500,是因为信号延时和地址信号电阻匹配等多因素。这个值是范围值,指导布线过程线长的要求。我一般布线的时候数据信号尽量短,保证地址信号大于1500即可,从来没超过2000。关于这个数值很多ddr3的文件说明都有。

该用户从未签到

11#
发表于 2012-8-8 16:50 | 只看该作者
学习

该用户从未签到

12#
发表于 2012-8-8 22:44 | 只看该作者
clk与地址线0.1ns以内,地址线CPU到DDR还要做T点,T点与T点的误差也好控制!

该用户从未签到

13#
发表于 2012-8-11 11:57 | 只看该作者
好奇DDR3的地址控制时钟不是走菊花链?
  • TA的每日心情
    慵懒
    2025-2-10 15:39
  • 签到天数: 16 天

    [LV.4]偶尔看看III

    14#
    发表于 2012-8-31 01:55 | 只看该作者
    走在表面的線等長要縮短/ [4 w! t5 h, T" U
    介質不一樣1 }/ i( q' _" `/ ]
    表層NET屬性速度比較快

    该用户从未签到

    15#
    发表于 2012-8-31 11:44 | 只看该作者
    感谢学习了!
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-4-2 16:03 , Processed in 0.093750 second(s), 27 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表