找回密码
 注册
关于网站域名变更的通知
楼主: yyzwj99
打印 上一主题 下一主题

自举电路工作原理

[复制链接]

该用户从未签到

16#
发表于 2012-9-6 01:40 | 只看该作者
kevin890505 发表于 2012-8-2 16:10
  s4 y; N! ~0 h6 |% {: k- p看了大家说法,貌似都知道,但说的不清晰,我就我的理解来解释下,不对的还望大家多多指点:
6 O& k4 X; F/ Z' ^" w  t$ L: X1,首先大家必 ...

) l9 v4 t8 d$ b( J* n第五点和第六点能理解为是为了让MOS能尽快导通吗,如果你是这么认为的话,那么你对自举电容的理解就错了。

该用户从未签到

17#
发表于 2012-9-6 15:34 | 只看该作者
xd365 发表于 2012-9-6 01:40 $ W1 J2 X2 Y5 D6 ?3 _" {
第五点和第六点能理解为是为了让MOS能尽快导通吗,如果你是这么认为的话,那么你对自举电容的理解就错了。 ...
+ X* r% t" c( Z1 H6 l$ v8 Q1 J! q& K; F
如果不是提供Vgs电压和栅极电流的话  那我还真不知道是什么原因了   求教

该用户从未签到

18#
发表于 2012-9-6 16:15 | 只看该作者
我也来发表发表自己的见解,班门弄斧,不对的地方请见谅。
6 _. f% z6 @) _! `( H, o0 EQ1,Q2是交替导通的,当Q1,导通Q2截止时,输入电压通过Q1-L1-VOUT,输出电压同时给L1储能。当Q1截止Q2导通时,电感L1产生左“—”右“正”的电压通过负载-地-Q2构成回路。同时电源通过D1-RBOOT-C2-Q2-地给电容C2充电,电动势为上“+”下“—”。Q2的S极此时为负,这样就能使Q1栅源电压容易达到开启电压使Q1导通。

该用户从未签到

19#
发表于 2012-9-6 18:18 | 只看该作者
kevin的解释是对的  自举电容就是帮助芯片打开UGATE的没其他作用   做个实验就知道了把它去掉看是什么效果 不 对 求 喷

该用户从未签到

20#
发表于 2012-9-6 18:48 | 只看该作者
kevin890505 发表于 2012-9-6 15:34   W( `" W/ M$ K8 e' N0 k" }! `
如果不是提供Vgs电压和栅极电流的话  那我还真不知道是什么原因了   求教
6 p% `5 W' l& B5 M3 y
你可以查看这个芯片的资料,自举电容的电压只给了上管,没给下管。, c) e4 L1 l2 e) c
自举电容的真正作用是:当上管导通后,要保持Vgs是个高电平,让上管处于导通状态。

该用户从未签到

21#
发表于 2012-9-7 10:16 | 只看该作者
xd365 发表于 2012-9-6 18:48 ' _5 n6 o+ r% d. t3 U
你可以查看这个芯片的资料,自举电容的电压只给了上管,没给下管。
, g" j& f2 `1 G自举电容的真正作用是:当上管导通后 ...

& d7 v! R" W6 A8 O" ]请看第八条 谢谢

该用户从未签到

22#
发表于 2012-9-7 15:54 | 只看该作者
学习了,呵呵

该用户从未签到

23#
发表于 2012-11-23 11:25 | 只看该作者
2#和14#都说的好。14#理论好强,看的书多。{:soso_e160:}

该用户从未签到

24#
发表于 2012-11-23 15:48 | 只看该作者
本帖最后由 timerc 于 2012-11-23 15:55 编辑
. j8 n  P8 c1 r0 ^: Y$ S$ q& Q+ e; O2 ]# Q1 r$ y  z
从这张图,我觉得BOOT跟PHASE有点像个比较,类似三极管调静态工作点的功能

{DD5F4D65-7FBA-448B-B5D2-05F47AA2D76F}.jpg (12.66 KB, 下载次数: 3)

{DD5F4D65-7FBA-448B-B5D2-05F47AA2D76F}.jpg

该用户从未签到

25#
发表于 2012-11-23 16:19 | 只看该作者
仔细看了各位的解释,这块的原理总算是整明白了,谢谢!!

该用户从未签到

26#
发表于 2012-11-25 11:44 | 只看该作者
本帖最后由 zgq800712 于 2012-11-25 11:49 编辑 8 }, q! b0 ?' v% _, O
/ {+ T% n, ]$ ^8 e
先固定 D1二极管输入是5V吧
" Y* l- |; F# Z! g) ?; W+ JRboot,电容充电电阻,怎么充电的,比如Q2拉低不是充上电了?这个时候C2两端电压多少? 就是5V。 PWM斩波多是动态的,有高就有低,现在充电充上了,输出端比如输出的是9V,9V和C2电压一叠加就是9V+5V=14V,这个是对地的,如果以输出端坐参考,C2两端就是5V。 再来看Q1 ,Q1源级是9V,     然后Q1栅极呢,Vgs肯定要大于开启电压,电压大点导通电阻也会小点,比如2V以上开启。栅极电压哪里来呢,就是上面这个C2电容,C2电容一端接在输出的9V上,他自己2端的电压是5V,那C2另外一端的对地电压就是14V,这个电压作用于Q1也就是高管的栅极, 栅极电压14V,源极电压9V,Vgs=14-9=5V管子可以开起来了。9 B$ k6 G/ }% n! `

- u- Q, P! ^, z1 ~+ h9 h/ W, _: g3 Q  M8 H2 H
如果是电机驱动的IGBT的话这个电容就要10uF以上了,以为IGBT里面有三极管,电流大。
% r/ K7 r; E% i- u2 X( l

' d0 o  Y; B  F8 ~
- x  D) c' ?. |9 |
! o% H/ x5 U& B3 Q! u我给一个电容用5V充电,然后我吧这个电容和一个5V的电池连接起来,就有10V了。
  • TA的每日心情
    开心
    2024-5-2 15:45
  • 签到天数: 1 天

    [LV.1]初来乍到

    27#
    发表于 2012-12-8 13:22 | 只看该作者
    强烈建议楼主应该多看看芯片手册。

    该用户从未签到

    28#
    发表于 2012-12-9 17:49 | 只看该作者
    同意27楼的,多看看datasheet!

    该用户从未签到

    29#
    发表于 2013-5-30 19:30 | 只看该作者
    kevin890505 发表于 2012-8-2 16:10
    / ]6 T0 d/ `# |看了大家说法,貌似都知道,但说的不清晰,我就我的理解来解释下,不对的还望大家多多指点:
    # ?9 ?& f$ S2 }/ h8 |( d0 A1,首先大家必 ...
    / B/ r5 t( j2 E: t
    有一点不太明白,你说自居电容充电后的压降是SD两端的电压,不对吧?驱动高端NMOS比较困难主要是NMOS的S及不是接地的,S级电位不是0,所以很难满足VGS>0的导通要求,而这个自居电容充电后的电压应该是S级的电压,最后芯片用这个电压去叠加芯片本身的驱动电压Vdrv之后,也就是VS+Vdrv,才能满足高端NMOS导通要求,是不是这样的??另外,上面有兄弟说自举电容的目的是为了抬高8脚的电位,这更加是不能理解的,8脚也就是S极的电位抬高了,想使Vgs>0不是更难了吗?不是更加的难以驱动了吗????

    该用户从未签到

    30#
    发表于 2013-5-30 20:14 | 只看该作者
    kobeismygod 发表于 2013-5-30 19:30 * i$ P; G1 S3 W; ?
    有一点不太明白,你说自居电容充电后的压降是SD两端的电压,不对吧?驱动高端NMOS比较困难主要是NMOS的S及 ...

    4 S' O8 Q) j5 ~/ b2 _+ ~是的,没说清,我想表达的是DCDC电源等于Vin,充电是在下管导通时,此时高端MOS的S极电势约为0,那么自举电容电压就是约为Vin。- D: h0 W7 i2 J; Y5 H- ^1 V* j
    在高端MOS导通前,低端MOS是导通的,但是当高端MOS导通后,8脚电势会从0V左右抬高到Vin,自举电容压差不变,那么BOOT脚电压2 D' [" a; E# |2 i! S
    就会抬高Vin,那么内部就是你说的:叠加芯片本身的驱动电压Vdrv之后,也就是VIN+Vdrv,才能满足高端NMOS导通要求." Q: m+ R6 d2 h
    ! g/ u# z- @4 F9 d& M
    抬高8脚电势是扯淡,BOOT是抬高高端MOS的栅极驱动电压的,也就是2脚
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-14 14:51 , Processed in 0.140625 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表