|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 nick1227tw 于 2012-4-24 11:08 编辑 # G7 g j/ A3 I+ L# i1 T
- x8 n0 x( }0 q( t9 PDears. H. r' e q2 E; O# l; h# L7 Z" P
有些概念困扰了我 想请教各位!
8 H* L, @; X& ]7 f b/ o6 z============================
& I! |4 g p6 X A. 为甚么 Power plane 可以把它视为ground plane ,
9 N0 N: O$ }0 P$ R ============================2 b$ Z; r$ w2 c2 E3 T, a
2. 假设高速讯号走再第二层面, 8 X. B5 s/ z4 r/ S" I+ T
叠构如下
# d' E# I& l' l& D2 w0 y" f% W g B. Current return path 一定会在ground plane 层面吗 ? ) a3 h7 L$ N1 `5 R# o
C.还是有机会跑在power plane 层面吗 ?" L, q R$ H6 n( \: {
ex: 四层叠构如下4 s, @1 u* K" O6 [0 ?1 x/ r
1 : ground
; }0 p5 _; M3 w' p- [. f& ^ 2 : signal
6 X9 O x5 `! ]& { 3 : Power Plane
6 d3 j( |4 S9 _* X 4 : signal
/ S" j0 G; M) j U$ G- c# u============================0 ~, h8 V4 y% S+ k6 }0 a
3. 当高速讯号走在一个特定平面上 , " ^4 Z' z. _ X& Q; G
D. 为甚么Current retrun path 一定在它下方/上方 ?
9 a5 D2 O+ @+ L/ o" D 我目前知道他一定满足走最短路径与最小的inductance! a9 v. x! @9 R m2 d
E. 为什么它下方/上方一定是最小的inductance? |
|