找回密码
 注册
关于网站域名变更的通知
查看: 1884|回复: 6
打印 上一主题 下一主题

allegro的布线等长设定

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2008-7-4 11:28 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
刚刚在看资料,关于布线等长设定的文章,发现在constraints中的electrical中可以设定net的min/max proagation delays的prop delay的min 和max处设定,填上min的值和max的值就可以闲置线在这个范围内走了。不过这个差值要怎么确定呢?根据具体的IC嘛?我从哪里可以得到这些信息,datasheet中有嘛?8 I7 h$ K+ |  s2 b4 _3 p
还有其他的方法可以设定等长走线嘛?如果有的话,大家讨论讨论吧。- p+ d9 [' u/ L
2 \) g  m- p0 Z6 w9 ^
期待大家的回答。

该用户从未签到

2#
发表于 2008-7-4 12:11 | 只看该作者
要根据datasheet或仿真设计的要求来定。

该用户从未签到

3#
 楼主| 发表于 2008-7-4 14:40 | 只看该作者
楼上的朋友,那个具体要怎么才能确定呢?帮个忙,给个思路吧。  X2 \6 o7 `- ]9 d# A- ^$ |
& Y, L8 S/ B: v+ P+ ?; i
还有,我有两块SDRAM,分别和CPU的地址线和数据线相连,地址线和数据线不是有等长原则么。那对于我的情况,是两片SDRAM的地址线都CPU距离等长,还是每片DRAM的地址线到CPU的距离等长阿?在线等待。

该用户从未签到

4#
发表于 2008-7-5 10:49 | 只看该作者
两片都等长

该用户从未签到

5#
发表于 2008-7-5 10:50 | 只看该作者
时钟、读写、片选等都要注意,主要是要满足时序要求。

该用户从未签到

6#
 楼主| 发表于 2008-7-5 11:00 | 只看该作者
谢谢楼上的朋友们。

该用户从未签到

7#
发表于 2010-2-25 14:30 | 只看该作者
我在用15.7版本的Allegro中设置好了模型,并能在SigXpolorer中出现CPU(U1),SDRAM(U2),FLASH(U4),板子的接插件(J1)。因为这块板子上有2块SDRAM:U2接有DATA0~DATA15,U3接有DATA16~DATA31.但是在SigXpolorer中只会显示U2模型,不会显示U3的模型,这样就不能设置地址总线DATA0~DATA31等长了。不知道怎么回事,请教大家!谢谢!
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-8-4 11:16 , Processed in 0.125000 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表