找回密码
 注册
关于网站域名变更的通知
查看: 886|回复: 0
打印 上一主题 下一主题

allegro 怎样让FPGA的PCB的效率高起来?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-3-2 23:42 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
从去年九月份开始用cadence,到现在画了几个板子,习惯了以前的designer,在pcb中的随意性,想怎么改网标就怎么改7 X# J1 u6 D0 j
allegro中就有点那么的费力了,特别是在做FPGA的时候,特别麻烦和费时。。。。。也试过在在库中添加属性,在allegro中用SPIN的功能。。。。。但是还是很麻烦! u5 z1 @! r0 Q- P7 E
刚在论坛上看到有达人介绍了一种FPGA System Planner(FSP)的,但是是16.5版本的
1 }, y& U, N, E1 Y. G大家有么有用的是16.3  能比较很好的解决这个问题的?
$ Q1 D4 b% A) x9 i- e2 l# U8 Q- R
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-4 14:11 , Processed in 0.140625 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表