找回密码
 注册
关于网站域名变更的通知
查看: 191|回复: 2
打印 上一主题 下一主题

如何在FPGA的引脚接入高电平信号'1‘?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:04
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-10-27 14:00 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    我有一块FPGA板子,其情况如下:% u# f# n3 T2 E
    板子在设计时预留有备用引脚,这些备用引脚所在的IOBANK的电压值为3.3V。
    " d5 L$ H& d, k2 k" @+ b# {* A我现在想要一个在fpga里有一个逻辑一直为1的输入信号,这个信号通过备用引脚中的一个输入。- K: [7 V7 j+ V0 v4 r8 @
    我现在应该怎么做? 是给这个引脚加一个上拉电阻然后接到这个IOBANK的3.3V输入电平上?
    / D* y1 k9 x) \6 _% M0 e
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2022-10-27 14:50 | 只看该作者
    如果你方便焊接上拉的话可以焊接一个上拉电阻,如果动烙铁麻烦的话,你可以在管脚约束里把该管脚设置成内部上拉,这样你也可以实现一直是高电平的输入了……我建议你用第二种方法,不用动烙铁,只改软件方便…

    该用户从未签到

    3#
    发表于 2022-10-27 14:57 | 只看该作者
    是的,最好采用上拉至逻辑高电平的方式。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-20 20:29 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表