找回密码
 注册
关于网站域名变更的通知
查看: 159|回复: 3
打印 上一主题 下一主题

CPLD或FPGA扩展IO口与处理器自带IO的区别?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-9-30 10:39 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
cpldFPGA扩展IO口与处理器自带IO的区别?! P4 ~5 I( r$ M& ^( H

该用户从未签到

2#
发表于 2022-9-30 11:12 | 只看该作者
IO的差别一个是电平标准,一个是驱动能力。速度不是问题,CPLD和FPGA的速度相对处理器来说更快,如果电平标准一样,剩下就是驱动能力了。一般FPGA或CPLD的驱动能力是可编程的,最大驱动能力一定比处理器的能力大,所以处理器IO能做的CPLD、FPGA都能做。5 S) T& x# h" r$ g# w

该用户从未签到

3#
发表于 2022-9-30 13:16 | 只看该作者
CPLD大部分是做为CPU的扩展,替CPU完成外部引脚资源的扩展、输入输出时序管理、部分软件功能实现,肯少单独用CPLD9 |- T8 G. C2 P( a

该用户从未签到

4#
发表于 2022-9-30 14:17 | 只看该作者
可以在IO连线中串联一个51欧姆的电阻,方便测量,更重要的是能保护CPLD的IO,更深一步是能改善高速信号的振铃、信号反射。提高信号完整性。
2 J( Y6 T5 B5 }9 G; i6 P4 s
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 05:52 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表