找回密码
 注册
查看: 1039|回复: 2
打印 上一主题 下一主题

[仿真讨论] 关于晶体的典型布局布线要求

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2012-1-12 09:24 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
大家好,这里想请教下各位:晶体的典型布局布线要求是什么样的?(一般IC周围会有比如25MHZ的晶体XTALI和XTALO,外接负载电容,部分芯片还要求有限流电阻和反馈电阻),谢谢各位了,希望大家能给出宝贵的意见,最好能上图!3Q

该用户从未签到

2#
发表于 2012-1-20 20:44 | 只看该作者
CPU出为经过电阻,再到电容,最后到晶振脚,电容靠近晶振脚.周围不能走线.

该用户从未签到

3#
发表于 2012-2-2 13:41 | 只看该作者
CBOBO 发表于 2012-1-20 20:44
8 d% }( B1 t8 Q3 h. P' \* LCPU出为经过电阻,再到电容,最后到晶振脚,电容靠近晶振脚.周围不能走线.
$ B. x, C# I' n& j& e4 C5 C
为什么先经过电容再到晶振?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-5-25 10:55 , Processed in 0.078125 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表