找回密码
 注册
关于网站域名变更的通知
查看: 303|回复: 2
打印 上一主题 下一主题

剖析静电放电现象

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-8-23 10:07 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
中学物理课上用一支笔在头发上摩擦后就能吸附细小纸屑的实验一定记忆犹新,这个简单实验让我们看到了静电的存在。我们周围环境中处处存在静电,如果说我们生活在一个静电的世界里,一点也不夸张。而且,静电对于电子设备具有破坏性,稍不留神,电子设备就会因此而损坏。这绝非危言耸听!
7 p# y, h) u1 T* Y4 K& W
# l+ j4 O, v; x' F- h一、无处不在的静电
: b* a" y7 H  H5 E- {物质由原子组成的,原子中有不带电的中子、带正电的质子和带负电的电子。正常状况下,一个原子的质子数与电子数量相同,正负平衡,所以对外表现出不带电的特征。但是,当两个物体相互摩擦时,产生的热量提升了电子能级,使不活泼的电子变成很容易逃逸的活泼电 子,这样的电子很快就会从一个物体转移到另一个物体中去,使两个本来处于中性的物体变成为带电的物体,这就是我们耳熟能详的“摩擦生电”现象。摩擦生电过程中,电子转移的数量和转移的速度,不仅与材料的性能差异有关,也与现场温度和湿度有关。秋冬季节,由于空气湿 度降低,分子间的黏滞力减小,运动速度加快,就很容易产生静电。我们在地板上走动、旋转转椅、开关抽屉、拿取纸笔、移动鼠标等动作都会产生静电,使我们身体和衣服上充满静电。
* d% B6 \# R& ^: \
: k, T+ `- g8 Q0 u0 T( B4 c上面谈到的都是摩擦生电,除此之外,用电设备中还有“感应生电”和“容性生电”等静电成因。设备、电路、金属与非金属结构之间 即使不发生接触,也会通过上述两种方式产生静电。
' I' A' S" C% P  D: J# \5 \9 P! }0 W  H0 }
物体间的静电感应现象即便未直接接触也会发生:CRT显示器屏幕作为一个感应源,也会在靠近它的人体上感应出静电,让使用者面部布满灰尘;两根平行导线之间因为存在寄生电容,也会在彼此间转移电荷。9 M; i0 B! h8 \6 {4 ]
' `# L2 L4 T$ `4 P$ F1 x) V
二、ESD是电子设备的无形杀手5 h3 q0 ?9 Y+ G+ U2 Q3 P3 f1 ~! ?# H
在我们的周围环境甚至我们的身上都会带有不同程度的静电,当它积累到一定程度时就会发生放电。ESD过程是处于不同电势的物体之间的静电电荷转移过程,其强烈程度受电量大小及物体间距的影响。自然界的雷电是强对流气候下典型的ESD现象日常生活中的ESD现象频繁地发生着,虽然没有大自然中的雷电那么强烈,但也会有火花式放电,不仅伴有“噼叭”声响,还会闪闪发光。寒冷干燥的冬夜里,关掉灯脱毛衣时就能真切地感受到这一现象。研究表明,当电压大于8000V时可以看到ESD发出的光亮,当电压大于6000V时可以听到ESD的放电声;当电压大于3000V时可以感觉到有ESD发生;而当静电电压低于3000V时,也会发生ESD过程,只是我们感觉不到。也就是说,很多ESD过程是在我们未察觉的情况下,悄无声息地进行着。  ]4 L# f- Z6 x1 [8 m6 b, ], J7 i
2 H) [2 w* [  C" M4 P  c+ V5 ?
日常生活中的ESD现象频繁地发生着,虽然没有大自然中的雷电那么强烈,但也会有火花式放电,不仅伴有“噼叭”声响,还会闪闪发光。寒冷干燥的冬夜里,关掉灯脱毛衣时就能真切地感受到这一现象。研究表明,当电压大于8000V时可以看到ESD发出的光亮,当电压大于6000V时可以听到ESD的放电声;当电压大于3000V时可以感觉到有ESD发生;而当静电电压低于3000V时,也会发生ESD过程,只是我们感觉不到。也就是说,很多ESD过程是在我们未察觉的情况下,悄无声息地进行着。
7 e6 `2 b8 l: M0 i5 O0 t/ x. ^2 h1 q0 @
ESD对电子设备的损害,其严重程度与静电电压高低和能量大小有关。如果能量较小,则只能将元件击穿,电压消失后,器件性能仍能恢复到原始状态。如果能量较大,在击穿后接着形成大电流对元件形成永久性损害,如晶体管元件结电阻降低、漏电流增大,薄膜电阻器局部介质击穿而发生阻值漂移等。ESD的危害有一定偶然性,不见得每一次都造成元件彻底报废,多数情况下仅表现为稳定性降低。对于静电给电子元器件造成的种种“内伤”,人们往往认为是元器件老化,而没有想到是ESD的危害。9 {: S  X& S; `% R5 ]( \
ESD损害的严重程度还与元件对静电的敏感度有关。如今超大规模集成电路广泛采用 CMOS(复合金属氧化物半导体)材料,CMOS器件具有集成度高、成本低、速度快、能耗低的优点,因此使用范围很广。然而,CMOS器件的一个致命的弱点是静电敏感度高,很容易被ESD击穿。9 `: N6 l5 z# C( e# k3 [

7 G4 ?3 G4 q. |ESD是电子设备故障的罪魁祸首
' i: p* S& ]# R随着芯片工艺的进步,芯片的速度和功能都得以提升,但芯片却变得更加脆弱。集成度的提高使得器件尺寸越来越小,器件之间的连线宽度越来越窄,钝化层越来越薄,这些因素都会使芯片对ESD的敏感性增加。一个不太高的ESD电压就能将晶体管击穿,一个不太大的ESD电流就能将连线熔断。芯片损坏后,我们从外观上丝毫看不出有什么变化,但利用FESEM仪器却可以看清电路熔断的情形。3 `! T3 t' |' I  P5 Q- ]

7 D5 X' i2 C9 G/ T* D这种芯片内部的损伤,用肉眼是无法看到的。 ESD对电子设备的破坏作用具有隐蔽性、潜在性、随机性和复杂性的特点,当我们在接触电子设备时,不管是设备有静电,还是我们身体上有静电,ESD都有可能发生在接触的瞬间,可谓防不胜防。例如,来自Intel的资料表明,在引起电脑故障的诸多因素中,EOS/ESD是最大的隐患,将近一半的电脑故障都是由EOS/ESD引起的(图3)。EOS是Electrical Over Stress(电气过应力)的缩写,是过电压或过电流的总称,ESD属于EOS中的一种。6 |; D2 s# o7 S' R" r& I8 _
9 b: ]8 C0 i. D( h
三、设计和制造中的防静电措施4 ^1 m: Z7 P( N  d9 N
芯片制造工艺按摩尔定律不断进步,低电压、微功耗、高集成度技术给我们带来更新的产品,而ESD对电子设备的危害性也随之增长,可以说ESD对摩尔定律继续有效将会是一个障碍,这是业界不愿看到但又不得不面对的严重问题。在电子行业中,防静电技术已经成为一个热门技术 ,防静电产品的研发和制造已经发展为一个独立的产业。
& |: m' k- A2 X, N: z+ U' Z9 [8 R- }! {2 e) B& O: o+ F
ESD防护是一个系统工程,在设计和制造阶段,可从三个方面着手:一是要防止设备本身因产生强静电感应而自我损伤,如增加屏蔽和隔离措施、通过增大PCB接地面积改善电荷泄漏通路等;二是要选择ESD特性好的芯片,不同厂家的同一种芯片性能也会有所不同,在芯片说明中一般都会提及;三是增设ESD保护电路,抵御外来静电。9 Q+ w- P" u8 U* j* n3 j5 E1 t
1 X# D2 [% ^; v5 _9 c
1.芯片的防静电设计& k) t4 N3 U8 N2 l  L& x7 I% E& O1 E3 j
随着芯片速度的提高,为了缩短引脚长度而减少信号串扰,超大规模IC芯片的封装越来越多地采用倒装芯片(flip chip),倒装芯片通常面积较大,而厚度很薄,这样芯片自身成了一个巨大的电容器,使得芯片可能携带大量静电电荷Q(=C×V)。8 n4 g; P( C$ d& i4 d/ {$ N

& E- y4 U! L+ }4 U+ }其次,芯片的金属盖以及散热片,是个惹是生非的祸根。诺大的金属体无异于一个静电接收天线,极易吸附芯片周围 的电场,以及芯片附近导线上的电荷,对芯片安全构成威胁。' o2 G3 s8 ~, d+ x

( M3 f! o3 G1 X  a0 T综合上述两种不利因素,芯片的防静电设计主要从下面两个途径实现,一是采用紧密型设计技术,尽可能缩小IC核心和I/O的尺寸,以 降低寄生电容;二是采用分割器件设计的后端镇流(BEB)、整合的镇流电路(MBC)版图设计以及多触点电路设计(MFT)等,各放电通道形成相互并 联的网络,使得芯片总体等效电阻值很小,放电能力很强。: `% S. K; W& y  j9 \2 g: w
2.整机的屏蔽与接地设计) p4 C9 {3 f# F/ f" p  i) J9 D" Q& ?
在产品的生产车间,地板、制造设备、测试仪器、芯片周转箱、库房等均为防静电设计,就连操作者也要身穿防静电服、戴上防静电手 套。但是,设备在应用过程中,ESD还是有许多的可乘之机。为了避免感应静电的危害,需要对整机进行屏蔽和接地。良好的接地措施可使设备受静电危害的几率大大降低。这样不仅可以消除外来的感应静电,也可以消除设备自身所产生的摩擦静电。当然,前提是各部件之间应该接触良好。" ]' w; P& }5 i, P5 k4 W, c
9 w* Z# @. z1 W4 f
3.接口电路中植入ESD保护器
9 @9 k8 _! o2 I- y芯片是最容易被ESD损坏的器件,因此成为重点保护对象。而接口电路位于板卡电路的外围,是抵御ESD的一道防线。在设备的各个接口处接入ESD防护器件,使静电在防护器件上释放掉,可避免静电向电路板的纵深区域侵入。/ R, L0 D% u: @$ ]( n6 l

( ^- l4 c) f. e2 z' L接口电路中最简易的防静电措施是:在线路中串联一个低阻值的电阻,以限制ESD的电流,或在信号线与地线之间接入一个小电容,给 ESD电流提供通路。不过这些措施会对信号产生衰减和延迟,不利于信号传输。近几年生产的主板中,在键盘、鼠标的PS/2接口以及RS-232C串 口和IEEE 1284A并口等低速端口中,多采用内嵌防静电功能的数据收发芯片。接口芯片中内嵌的ESD保护电路,是利用寄生电路实现的。当ESD作用时,寄生电路被触发,泄放ESD电流或箝位ESD电压,达到保护目的。
5 d: {- O* e/ h* H* Q! W
: Q  h& a1 d' Q7 o对于高速的USB和IEEE 1394热插拔接口,因为引脚较少,通常接入TVS(Transient Voltage Suppresser,瞬态电压抑制器)(图4)和 MLV(Multi-Layer Varistor,多层变阻器)等新型ESD保护器。TVS器件内通常含有若干个TVS二极管、具有多路保护作用的微型贴片元件,常见的封装形式有 SOT23和SC-70两种,最新产品有Semtech公司的microClamp TVS,Microsemi公司的USB50403C等。TVS能够迅速地将ESD故障电流放电到接地端,而且其漏电流和结电容都很低,响应时间也很短 (1ns左右 ),是高速数据通路中理想的选择,在各种USB设备中获得广泛应用。4 f3 C' H0 y4 ?

6 U# s1 ~  v0 WESD保护器虽然有多种类型,但每一种都具有“自恢复”特性,都应经得住多次放电的考验。俗话说,千里之堤,溃于蚁穴。在电路设计和制造过程中,从EMC设计到元器件筛选,从流片焊接到整机装配,不管哪个环节出了问题,都会带来防静电性能的缺陷。因此,样机设计阶段要利用好ESD测试这个查漏手段,及时发现设计漏洞,电脑整机进入包装箱前,也应按照相关标准严格测试,防止把问题产品销售出去。本文 开头提到的i865主板连续烧毁南桥芯片的质量事故,如果主板制造商进行过ESD测试,这种糟糕的事情大概就可以避免了。
" P% i: X) z) o# ?% e* b
; o' T; J( ?* N- J( R# Y四、来自“大禹治水”的启示7 X/ D; u. A1 \
大禹治水的成功秘诀在于疏导为主,疏堵结合,疏中用堵,堵为疏用。前文提及,静电在我们生活中无处不在,因此我们在解决静电 问题时也应效仿大禹治水的做法,做到屏蔽和释放两种措施并举。对易受ESD危害的重点部位,应在其外围进行屏蔽和隔离;对容易积累和储存 静电的物体进行可靠接地,使静电得以及时释放。同时,还应多了解一些静电的知识,采取切实有效的防治措施,将ESD的潜在危害性降到最低 。$ V9 P0 E* E1 K" Z

该用户从未签到

2#
发表于 2022-8-23 11:17 | 只看该作者
帮别人解决问题,自己也能提升,学习了

该用户从未签到

3#
发表于 2022-8-23 12:30 | 只看该作者
好东西啊,谢谢分享
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-9-19 22:15 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表