找回密码
 注册
关于网站域名变更的通知
查看: 130|回复: 3
打印 上一主题 下一主题

EPM240/570 CPLD系统板的晶振和复位问题

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-8-18 11:08 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
EPM240/570系统板中芯片有4个GCLK,是可以接4个晶振时钟源吗?还是说只能用一个时钟?网上的意思好像只能有一个全局时钟,那还可以有多个局部时钟?* D/ J3 {9 b& [9 r
cpld不需要复位吗?为啥我没找到复位引脚,但我看到别人的板子上有的有复位按钮,有的又没有$ m$ }, G4 Y6 J

该用户从未签到

2#
发表于 2022-8-18 13:13 | 只看该作者
起点有严格要求东东,需要复位至起点。! O& L! a! T. B
没有起点要求的,不必复位。) y$ C! f8 K( S% H. a
应用单元,只要有办法,能得到合适的时钟即可,需要用几个就用几个。未必四个晶振都用。

该用户从未签到

3#
发表于 2022-8-18 13:27 | 只看该作者
一般应用,一个全局时钟就行,特殊应用有可能要多个时钟源。
  • TA的每日心情
    开心
    2022-1-21 15:08
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-8-18 13:35 | 只看该作者
    CPLD本身并不需要复位,但是你设计好的成品可能需要复位。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-22 03:26 , Processed in 0.109375 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表