|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
1、采集时间+ C O1 s* Q. ]% j# N0 m6 S
采集时间是从释放保持状态(由采样-保持输入电路执行)到采样电容电压稳定至新输入值的1 LSB范围之内所需要的时间。采集时间(Tacq)的公式见pdf:
C1 u# D S( J. K* i+ C3 g2、混叠
% p' u7 s( `2 X: c3 F$ p2 C根据采样定理,超过奈奎斯特频率的输入信号频率为“混叠”频率。也就是说,这些频率被“折叠”或复制到奈奎斯特频率附近的其它频谱位置。为防止混叠,必须对所有有害信号进行足够的衰减,使得ADC不对其进行数字化。欠采样时,混叠可作为一种有利条件。( x1 G0 P# a) j* B4 y
3、孔径延迟
6 O4 ^7 W, x2 b! vADC中的孔径延迟(tAD)是从时钟信号的采样沿(下图中为时钟信号的上升沿)到发生采样时之间的时间间隔。当ADC的跟踪-保持切换到保持状态时,进行采样。 3 t- I F6 A4 L5 B9 q5 C
4、孔径抖动
+ Z! Q, R, m* b! m. R4 ^. ]0 e9 j孔径抖动 (tAJ) 是指采样与采样之间孔径延迟的变化,如图所示。典型的ADC孔径抖动值远远小于孔径延迟值。
0 Y# N& t' T% v" }' j9 N5、二进制编码(单极性)
+ w7 W) s% h1 B* _' \9 I' P" f标准二进制是一种常用于单极性信号的编码方法。二进制码(零至满幅)的范围为从全0 (00...000)到全1的正向满幅值(11...111)。中间值由一个1 (MSB)后边跟全0 (10...000)表示。该编码类似于偏移二进制编码,后者支持正和负双极性传递函数。
7 s8 O" g# C7 q3 ]1 u6、双极性输入
; u+ d# ~" R2 J6 P$ R* F9 s术语“双极性”表示信号在某个基准电平上、下摆动。单端系统中,输入通常以模拟地为基准,所以双极性信号为在地电平上、下摆动的信号。差分系统中,信号不以地为基准,而是正输入以负输入为参考,双极性信号则指正输入信号能够高于和低于负输入信号。5 S; W# x4 `' e( ^, S7 h& P v
7、共模抑制(CMRR)
: P4 S$ \6 N6 ^& A" `( y- U共模抑制是指器件抑制两路输入的共模信号的能力。共模信号可以是交流或直流信号,或者两者的组合。共模抑制比(CMRR)是指差分信号增益与共模信号增益之比。CMRR通常以分贝(dB)为单位表示。
: t b( N. n1 ~& j! y" m8、串扰(Crosstalk)
/ d0 H1 k1 Z; b7 q串扰表示每路模拟输入与其它模拟输入的隔离程度。对于具有多路输入通道的ADC,串扰指从一路模拟输入信号耦合到另一路模拟输入的信号总量,该值通常以分贝(dB)为单位表示;对于具有多路输出通道的DAC,串扰是指一路DAC输出更新时在另一路DAC输出端产生的噪声总量。0 @7 x( [- I4 I+ U5 b2 N8 I+ K
9、微分非线性(DNL)误差0 u0 c3 q# d* p2 A7 k3 _' [
对于ADC,触发任意两个连续输出编码的模拟输入电平之差应为1 LSB (DNL = 0),实际电平差相对于1 LSB的偏差被定义为DNL。对于DAC,DNL误差为连续DAC编码的理想与实测输出响应之差。理想DAC响应的模拟输出值应严格相差一个编码(LSB)(DNL = 0)。(DNL指标大于或等于1LSB保证单调性。)(见“单调”。), Q9 Y9 E% c% [: L7 H0 h2 a
10、数字馈通
+ Z# K; X! L4 G F) X( W: S) L数字馈通是指DAC数字控制信号变化时,在DAC输出端产生的噪声。在下图中,DAC输出端的馈通是串行时钟信号噪声的结果。
) w* z ~* N; \3 m, \# O6 j/ ^ |
|