找回密码
 注册
关于网站域名变更的通知
查看: 148|回复: 2
打印 上一主题 下一主题

编写的VHDL程序怎么下载到CPLD?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-7-28 15:51 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
用MAX+plusII编了段数字信号频率计的小程序,后缀是vhd。# S& o' c+ {/ ]/ @* \
手头有cpld一个,有JTAG下载线。
' J9 R' u. t' K. ?+ \% M  j不知道怎么将程序下载到CPLD里面……书上说要转换成啥,再用啥软件下载进去啥的……?
1 W" q3 Y% H9 X, X# E! Y& i
+ R; n7 i  B! f. r* g; O8 A1 b5 j( w

该用户从未签到

2#
发表于 2022-7-28 16:22 | 只看该作者
1.编写VHDL代码完成后,要将新文件设置为当前工程:
" [* B- y4 J3 h* z# O' D! tFile->Project->Set Project to Current File
0 |" [. {8 z, n, C0 v& J2.对文件进行编译:
- o, `( o- [! t1 c# X) T4 Z0 RFile->Project->Save & Compile
! G9 I! H6 Q( a; \8 F7 D2 L* o. b3.建立波形模拟文件:
8 r( G- `- C, v5 t) t, \MAX+plusⅡ->Waveform Editor8 Q$ ]) n, k! q" C2 l2 y* n  h
4.在波形文件中建立输入信号波形
+ ]9 J* V- |# N波形模拟:/ C; A2 ]4 J1 `7 j
File->Project->Save & Simulate
* [* `  J1 B4 m! m经过模拟我们就可以看到输出信号的波形,用来与设计作对比。
2 X, Q$ Y+ b. n: v5 b6 t* v( s5.设备选择和管脚分配
+ n; v  v8 L7 u如果软件模拟成功,那么下步就要将设计灌
; |! _9 w! T) T# Y& n( U入芯片。在此之前,需要先指定芯片的型号:9 Z, A0 l- t) h
Assign->Device
' [% b5 T$ L, b7 @, _( Q3 @4 i. gDevice Family:自选( m* |  p8 e2 J9 W# k* O: `, @
Devices: 芯片名0 {6 y; M& y9 Z7 ^7 @/ s' p
6.接下来要进行管脚分配:9 M% r& p* q+ O  n" x* p  S+ m
Assign->Pin/Location/Chip8 [2 v; P8 R1 U0 N9 z. R/ O
将各信号与实际物力管脚相关联。
% d* w1 M. `# U' g3 u  e9 p7.设计下载" N7 R( Z  ^9 ^" `
上步做完之后再重新编译一遍,然后就可以将设计下载到开发板上。/ W* k% ~( O. d8 a
MAX+plusⅡ->Programmer->Program' N( M1 E. }  s6 |0 R+ |

该用户从未签到

3#
发表于 2022-7-28 17:12 | 只看该作者
再看看别人是怎么说的2 ]& B2 n) T% o0 r0 [
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-6 11:15 , Processed in 0.125000 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表