|
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
Xilinx 7系列FPGA GTP收发器是一款高能效收发器,支持500Mb/s和6.6Gb/s之间的线路速率。GTP收发器具有高度可配置性,并与FPGA的可编程逻辑资源紧密集成。
6 B$ d& z, e1 }( k! Q
: [/ j# z+ w. G4 i0 M2 J% \表 1-1 按功能组汇总了支持各种应用程序的功能。
5 V$ N# _. ] g0 g. G* I8 X| Group | Feature | GTP | GTX | GTH | | PCS | 2-byte internal datapath | X | X | X | | 4-byte internal datapath | 4 I& i6 U) C1 T1 q* }$ ~
| X | X | | 8B/10B encoding and decoding | X | X | X | | 64B/66B and 64B/67B support | X | X | X | | Comma detection and byte and word alignment | X | X | X | | PRBS generator and checker | X | X | X | | FIFO for clock correction and Channel bonding | X | X | X | | Programmable FPGA logic inteRFace | X | X | X | | PMA | One shared LC tank PLL per Quad | $ Q6 P6 O' o! r/ O
| X | X | | One ring oscillator PLL per channel | # l4 V4 c. U j T+ ~
| X | X | | Two shared ring oscillator PLLs per Quad | X | 0 Q- J R! W9 D. @
| 1 H1 u! K E& m* F) G5 v- z7 }! T, z4 q
| | Flexible reference clocking options | X | X | X | | Decision feedback equalization (DFE) |
/ ~4 k$ Z8 q, L( ?. d0 ] | X | X | | power-efficient adaptive linear equalizer mode called the low-power mode (LPM) | X | X | X | | TX Pre-emphasis | X | X | X | | Beacon signaling for PCI Express® designs | X | X | X | | Out-of-band (OOB) signaling including COM signal support for Serial ATA (SATA) designs | X | X | X | | RX Margin Analysis | X | X | X |
o" `) W& L- r) G# N% _
) J, w5 |/ t Z4 O$ |GTP收发器提供的数据速率范围和功能允许物理层支持各种协议,包括:
% N* j+ }9 _. w8 q6 ~• PCI Express,修订版1.1/2.0
) p2 C0 `* E* w8 b" j/ h• Interlaken& v6 v$ f. v' `( s
• 10 Gb连接单元接口 (XAUI),减少引脚扩展连接单元接口 (RXAUI)
& t$ O9 j8 a3 O( _; D# |• 通用分组无线接口 (CPRI™)/开放基站架构计划 (OBSAI)6 u$ F1 T* _4 Y. f V. c9 B
• OC-48
9 ^& ^ ], m% Y- D• OTU-1 K i+ @. ?0 C# U Y( \
• 串行RapidIO (SRIO)* G8 Z& M, N& n# V, Y* `
• 串行高级技术附件 (SATA)/串行连接SCSI (SAS), J6 Z0 m% C3 F: h
• 串行数字接口 (SDI)
, o1 n' R( n b7 M4 j& R9 PCORE Generator™ 工具包括一个向导,用于自动生成预定义设置以配置 GTP 收发器以支持不同协议的配置。 该向导还可用于创建自定义配置。 有关通过预定义设置启用的协议和电气规范的完整列表,请参阅 PG168、7 系列 FPGA 收发器向导 LogiCORE IP 产品指南。
9 T* |! K8 q4 [6 k: F# @, U4 C与 Spartan®-6 FPGA 中的上一代收发器相比,7 系列 FPGA 中的 GTP 收发器具有以下新功能或增强功能:
# Y) f/ ?( `3 |0 D( c• 2 字节内部数据通路
2 I+ d% k, R# c) z1 [• 每个 Quad 有两个环形振荡器 PLL
2 ?4 R0 o5 u* W+ i: O8 ?• 节能、自适应连续时间线性均衡器 (CTLE)
6 ~; a1 P1 {4 G• RX 余量分析功能可提供非破坏性的二维后均衡眼图扫描。9 _7 @' y' l) y
建议第一次使用的用户阅读 High-Speed Serial I/O Made SIMple [Ref 1],其中讨论了高速串行收发器技术及其应用。2 w n a: I0 V! v+ F6 g3 m& H
图 1-1,第 13 页显示了示例 Artix™-7 器件 (XC7A100T) 中的 GTP 收发器布局。 该设备有8个GTP收发器。( n' D# i8 _+ Q5 u+ J: J: p
7 V; L/ e6 O: _" a0 N. g7 z# s3 L! o* |) D
|
|