找回密码
 注册
关于网站域名变更的通知
查看: 163|回复: 3
打印 上一主题 下一主题

FPGA JTAG烧写概率失败是什么问题?

[复制链接]
  • TA的每日心情
    开心
    2022-1-29 15:05
  • 签到天数: 2 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-6-24 13:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    FPGA JTAG烧写概率失败是什么问题?7 z. A% `. @' P
  • TA的每日心情
    开心
    2022-1-21 15:22
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2022-6-24 14:38 | 只看该作者
    驱动出现了问题
  • TA的每日心情
    开心
    2022-1-21 15:21
  • 签到天数: 1 天

    [LV.1]初来乍到

    3#
    发表于 2022-6-24 15:36 | 只看该作者
    经常为了方便,随意插拔JTAG下载口,在多数情况下不会发生任何问题。仍然有很小的概率因为热插拔而产生的JTAG口的静电和浪涌,最终导致FPGA管脚的击穿。
  • TA的每日心情
    慵懒
    2022-1-21 15:20
  • 签到天数: 1 天

    [LV.1]初来乍到

    4#
    发表于 2022-6-24 16:32 | 只看该作者
    尽量按照以下步骤进行板子和下载线的上电、下电顺序:
    # S1 k! R: }. H% A' E6 R  A2 C上电顺序:
    3 V7 a$ \6 x* l1、在FPGA板子断电的情况下,插上JTAG下载线接口7 I5 z4 |2 y0 \; W2 ~( }
    2、插上USB Blaster或者ByteBlasterII的电缆2 W) q( u! p( |) @
    3、插上FPGA板子的电源3 ?1 K9 }) X5 b9 O) V5 o7 @* h9 |
    下电顺序:4 J; |1 u6 G0 y, [6 M  x
    1、断开FPGA板子的电源
    # r1 j, N) t8 r' v+ z# ?. c# r2、断开USB Blaster或者ByteBlasterII的电缆
    . z0 Z* u3 s8 h% [$ y4 y5 ^1 [3、断开JTAG下载线接口。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-10-6 19:08 , Processed in 0.125000 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表