找回密码
 注册
关于网站域名变更的通知
查看: 565|回复: 4
打印 上一主题 下一主题

PCB布局设计的DFM要求

[复制链接]
  • TA的每日心情
    开心
    2022-12-27 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2022-1-11 11:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    布局的DFM要求2 [* R- d# J) z7 [
      1 已确定优选工艺路线,所有器件已放置板面。
    $ P; s. |: W( H" ~( i1 o  2 坐标原点为板框左、下延伸线交点,或者左下边插座的左下焊盘。( }; f  u& U8 r% o: ^
      3 PCB实际尺寸、定位器件位置等与工艺结构要素图吻合,有限制器件高度要求的区域的器件布局满足结构要素图要求。
    6 Q* t: d8 C+ O0 f  4 拨码开关、复位器件,指示灯等位置合适,拉手条与其周围器件不产生位置干涉。' Y4 o0 F/ @. Q7 I0 u2 Y
      5 板外框平滑弧度197mil,或者按结构尺寸图设计。
    3 \  `9 z1 P0 X' ]8 ~+ B1 Y  6 普通板有200mil工艺边;背板左右两边留有工艺边大于400mil,上下两边留有工艺边大于680mil。 器件摆放与开窗位置不冲突。
    ' O0 I& s1 D) ?% ]  [: V+ Q' u  7 各种需加的附加孔(ICT定位孔125mil、拉手条孔、椭圆孔及光纤支架孔)无遗漏,且设置正确。1 p+ B8 }6 C2 R2 ]2 b+ t
      8 过波峰焊加工的器件pin间距、器件方向、器件间距、器件库等考虑到波峰焊加工的要求。
    & {* [& t, X) i- {+ b2 O  9 器件布局间距符合装配要求:表面贴装器件大于20mil、IC大于80mil、BGA大于200mil。
    4 M  m. ]" z9 x  10 压接件在元件面距高于它的器件大于120mil,焊接面压接件贯通区域无任何器件。) d* d' [! `) l) U) e4 w2 q2 L
      11 高器件之间无矮小器件,且高度大于10mm的器件之间5mm内未放置贴片器件和矮、小的插装器件。
    5 _" d& Z0 F" c  12 极性器件有极性丝印标识。同类型有极性插装元器件X、Y向各自方向相同。  k; b, n0 u# h- s" m
      13 所有器件有明确标识,没有P*,REF等不明确标识。. L# U: V4 _. R' F
      14 含贴片器件的面有3个定位光标,呈"L"状放置。定位光标中心离板边缘距离大于240mil。
    8 k, l2 W9 _. i- _% P  B$ [, |  15 如需做拼板处理,布局考虑到便于拼版,便于PCB加工与装配。( L+ R9 j& v4 ]+ L$ Z/ j& H
      16 有缺口的板边(异形边)应使用铣槽和邮票孔的方式补齐。邮票孔为非金属化空,一般为直径40mil,边缘距16mil。1 @6 [; M2 ~" p' [: d* M2 x
      17 用于调试的测试点在原理图中已增加,布局中位置摆放合适。
    / b$ n. _: k( |1 j8 {. P9 p5 S  布局的热设计要求; V$ p1 A0 Z" m# e* z: J% A
      18 发热元件及外壳裸露器件不紧邻导线和热敏元件,其他器件也应适当远离。: B, [2 U5 F$ m  ]6 E- F; d+ e. v
      19 散热器放置考虑到对流问题,散热器投影区域内无高器件干涉,并用丝印在安装面做了范围标示。
    , V% c* G: i3 `9 e  20 布局考虑到散热通道的合理顺畅。
    8 {! A# x, r3 y- Q1 L& ]: D  21 电解电容适当离开高热器件。
    1 k5 D* x) [1 y# n9 E% o7 S, v* u9 j  22 考虑到大功率器件和扣板下器件的散热问题。$ g* T# l. k2 X7 k( I  I. I8 j3 C. k
      布局的信号完整性要求5 G: h# F5 V/ u7 A4 k9 d( l+ J" J
      23 始端匹配靠近发端器件,终端匹配靠近接收端器件。
    1 }7 f- `5 F* j* E* j0 ^4 v) c  24 退电容靠近相关器件放置
    ! B; s. c$ E! R; C# v  25 晶体晶振时钟驱动芯片等靠近相关器件放置。
    8 R# Q' U8 ~+ @/ `; o: Y  26 高速与低速,数字与模拟按模块分开布局。- l- m9 V' s( O( h
      27 根据分析仿真结果或已有经验确定总线的拓扑结构,确保满足系统要求。& Q6 \/ h6 B& v( o1 |" L4 ^& T+ f
      28 若为改板设计,结合测试报告中反映的信号完整性问题进行仿真并给出解决方案。
    5 }2 Z9 D4 i. P  T, z4 t6 ~  29 对同步时钟总线系统的布局满足时序要求。
    3 {) v( l2 H5 X4 X1 x  EMC要求
    " U; x% G& l# t% f, C) [1 A  30 电感、继电器变压器等易发生磁场耦合的感性器件不相互靠近放置。 有多个电感线圈时,方向垂直,不耦合。
    , L" H  b2 t# B  31 为避免单板焊接面器件与相邻单板间发生电磁干扰,单板焊接面不放置敏感器件和强辐射器件。" h! c8 H, d/ Z* s# Y9 g
      32 接口器件靠近板边放置,已采取适当的EMC防护措施(如带屏蔽壳、电源地挖空等措施),提高设计的EMC能力。' e2 _% b  C8 e2 q) z9 D. v
      33 保护电路放在接口电路附近,遵循先防护后滤波原则。
    - d" B1 k6 d! I/ h" B  34 发射功率很大或特别敏感的器件(例如晶振、晶体等)距屏蔽体、屏蔽罩外壳500mil以上。
    / y4 e& p0 e! G! Z  35 复位开关的复位线附近放置了一个0.1uF电容,复位器件、复位信号远离其他强*件、信号。5 A; c7 }/ Y6 T0 h
      层设置与电源地分割要求
    0 Z1 r+ a* M; u% T  37 两信号层直接相邻时须定义垂直布线规则。
    0 E" O1 {( s5 c* J  ?2 C4 _  38 主电源层尽可能与其对应地层相邻,电源层满足20H规则。  c) j/ B& u- i2 o2 f  S& a
      39 每个布线层有一个完整的参考平面。6 Y8 t" K+ v0 w1 ^
      40 多层板层叠、芯材(CORE)对称,防止铜皮密度分布不均匀、介质厚度不对称产生翘曲。: j9 U/ G/ d& c( D2 J: S
      41 板厚不超过4.5mm,对于板厚大于2.5mm(背板大于3mm)的应已经工艺人员确认PCB加工、装配、装备无问题,PC卡板厚为1.6mm。
    ' M' h  O0 l$ ~, D  42 过孔的厚径比大于10:1时得到PCB厂家确认。& i: V: u7 q4 p' ?; L; f) N. Z
      43 光模块的电源、地与其它电源、地分开,以减少干扰。
    . y. g' ^, ^4 x8 [  44 关键器件的电源、地处理满足要求。% x* U8 g( b4 |9 R: C
      45 有阻抗控制要求时,层设置参数满足要求。
    % [. Z$ Y0 ?+ H* ]6 a  电源模块要求- a7 x6 k, }7 G9 d
      46 电源部分的布局保证输入输出线的顺畅、不交叉。
    0 X9 @8 s* G' y0 b# i  47 单板向扣板供电时,已在单板的电源出口及扣板的电源入口处,就近放置相应的滤波电路。
    , @, _! q7 [; r2 C4 m7 G+ S5 w  其他方面的要求
    * P# f0 {% v8 u# _  48 布局考虑到总体走线的顺畅,主要数据流向合理。& D. R  m# ~, e+ @
      49 根据布局结果调整排阻FPGAEPLD、总线驱动等器件的管脚分配以使布线最优化。
    " ]3 y4 ^. o* \' k. L/ v+ K  50 布局考虑到适当增大密集走线处的空间,以避免不能布通的情况。( J: k2 H2 X0 e4 p$ w% M% r2 w- V3 s
      51 如采取特殊材料、特殊器件(如0.5mmBGA等)、特殊工艺,已经充分考虑到到货期限、可加工性,且得到PCB厂家、工艺人员的确认。
    2 i8 Q+ v, l. t; G; v  52 扣板连接器的管脚对应关系已得到确认,以防止扣板连接器方向、方位搞反。
    7 S4 K, g# c( c8 g1 _! }6 Q9 n3 `& \  53 如有ICT测试要求,布局时考虑到ICT测试点添加的可行性,以免布线阶段添加测试点困难。* X9 r& e- A" i8 R5 O
      54 含有高速光模块时,布局优先考虑光口收发电路。
    1 i8 G  n& p2 K/ u  55 布局完成后已提供1:1装配图供项目人对照器件实体核对器件封装选择是否正确。- l0 E4 `5 y! Q+ }! e7 x
      56 开窗处已考虑内层平面成内缩,并已设置合适的禁止布线区。
    $ l9 }( C' r$ j8 c! l0 B7 ^3 ]
  • TA的每日心情
    开心
    2025-7-17 15:25
  • 签到天数: 1130 天

    [LV.10]以坛为家III

    2#
    发表于 2022-1-11 13:30 | 只看该作者
    perfect !!!  excellent professional precious datas !!!  thanks for your sharing !!!

    该用户从未签到

    3#
    发表于 2022-1-11 13:45 | 只看该作者
    电解电容适当离开高热器件

    该用户从未签到

    4#
    发表于 2022-1-11 14:04 | 只看该作者
    散热通道要合理布局

    该用户从未签到

    5#
    发表于 2022-2-7 18:03 | 只看该作者
    要求很完整                4 y" S: v( G9 x' r# I: z
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 10:13 , Processed in 0.140625 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表