找回密码
 注册
关于网站域名变更的通知
查看: 279|回复: 4
打印 上一主题 下一主题

PCB设计如何消除电磁干扰?

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2022-1-11 10:53 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
抗干扰问题是现代PCB设计中一个很重要的环节,它直接反映了整个系统的性能和工作的可靠性。对PCB设计工程师来说,抗干扰设计是大家必须要掌握的重点和难点。
1 M8 o  B2 s0 a3 u( m7 j5 o, E% c# |$ }9 J$ q- ?5 T, x; e
  PCB板中干扰的存在
' W0 x9 h/ X4 Q( v5 Y- T% y8 H
  在实际研究中发现,PCB板的设计主要有四方面的干扰存在:电源噪声、传输线干扰、耦合和电磁干扰(EMI)。
0 @6 w- o9 x, G7 h! A- J& R* f3 H' d# s9 R1 P1 G: t% c4 @. t( W
  1. 电源噪声  N' K9 d2 \$ ~
: I2 R, n0 T; D. A8 j
  高频电路中,电源所带有的噪声对高频信号影响尤为明显。因此,首先要求电源是低噪声的。在这里,干净的地和干净的电源同样重要。
% }, Y+ ~  X* n
$ y) p( G% q' @3 Q, b  电源特性
% ~0 l9 }! k( y* \1 g) ^: t6 u% {
* I% U1 i8 Z) T  2. 传输线4 S& f  }3 ]8 f% O, z) q% j$ Z

. T0 a8 N$ f' k5 S" D! t5 }$ \  在PCB中只可能出现两种传输线:带状线和微波线,传输线最大的问题就是反射,反射会引发出很多问题,例如负载信号将是原信号与回波信号的叠加,增加信号分析的难度;反射会引起回波损耗(回损),其对信号产生的影响与加性噪声干扰产生的影响同样严重。
  i2 |, \, g1 H8 Y- I- T# B4 v* A+ |$ ^. r5 r. J
  3. 耦合
, K3 k; v6 t1 h* X% \+ ]
/ d) o$ X$ a  n  干扰源产生的干扰信号是通过一定的耦合通道对电控系统发生电磁干扰作用的。
- [  x( \* w" J/ B  D6 I% t) x" Q/ {
  干扰的耦合方式无非是通过导线、空间、公共线等作用在电控系统上。分析下来主要有以下几种:直接耦合、公共阻抗耦合、电容耦合、电磁感应耦合、辐射耦合等。
  F" a+ }1 r5 X4 v1 I
, y. N4 H' x) N+ i( ^* M  公共阻抗耦合' b+ Q* u. K/ c% c

: p1 ~9 }: v/ X: Y  4. 电磁干扰(EMI)$ r3 n" L% j. e7 C5 u& [
/ D6 ?! R# B' F: G  x8 U' E
  电磁干扰EMI有传导干扰和辐射干扰两种。传导干扰是指通过导电介质把一个电网络上的信号耦合(干扰)到另一个电网络。
5 E. L# P1 q% v. E+ _9 ~$ G' @6 k+ ~; d1 o9 n0 a; r
  辐射干扰是指干扰源通过空间把其信号耦合(干扰)到另一个电网络。, U1 U3 l/ `; F% |
- t* }: g2 a2 e% u7 A9 D
  在高速PCB及系统设计中,高频信号线、集成电路的引脚、各类接插件等都可能成为具有天线特性的辐射干扰源,能发射电磁波并影响其他系统或本系统内其他子系统的正常工作。8 f6 [5 T0 I+ \; [: X" W
* }8 _7 v0 d) F8 A& s
  PCB设计抗干扰措施
- @5 P: m+ |  V' [! k1 a. f( b: f/ H- ^+ V- D' ]! G9 L2 J
  印制电路板的抗干扰设计与具体电路有着密切的关系,接下来,我们仅就PCB抗干扰设计的几项常用措施做一些说明。% t& F/ c8 a9 j; [6 G$ n

% \0 e! Z( P( N0 i6 g1 }5 B  1. 电源线设计0 E6 o0 K" Y" k$ G" U
9 J3 L' S4 A8 C6 N3 T
  根据印制线路板电流的大小,尽量加租电源线宽度,减少环路电阻。同时、使电源线、地线的走向和数据传递的方向一致,这样有助于增强抗噪声能力。0 r5 ~# a5 e2 @$ ~
1 u5 k4 _- h7 D' ~+ Y- J
  2. PCB设计地线设计的原则# l1 j$ Q8 I/ E4 L% H1 b- z. l, t4 r2 S
+ i3 K  \6 N& O1 n/ @
  (1)数字地与模拟地分开。若线路板上既有逻辑电路又有线性电路,应使它们尽量分开。低频电路的地应尽量采用单点并联接地,实际布线有困难时可部分串联后再并联接地。高频电路宜采用多点串联接地,地线应短而租,高频元件周围尽量用栅格状大面积地箔。- q' {7 v1 h% b& E
1 `- A3 K% n$ w$ j
  (2)接地线应尽量加粗。若接地线用很纫的线条,则接地电位随电流的变化而变化,使抗噪性能降低。因此应将接地线加粗,使它能通过三倍于印制板上的允许电流。如有可能,接地线应在2~3mm以上。$ X( D8 u; Z# w$ X7 g* ~

8 E; a1 B! h' a7 m  (3)接地线构成闭环路。只由数字电路组成的印制板,其接地电路布成团环路大多能提高抗噪声能力。
! [4 Z$ @- I7 V* e: k7 M2 V- j$ q6 d& [: O' X- O
  3. 退藕电容配置
' i- J4 Z/ ~; s% @' k* r' x0 H/ d; e
  PCB设计的常规做法之一是在印制板的各个关键部位配置适当的退藕电容。退藕电容的一般配置原则是:
: V, Q7 k$ T0 V2 H  G) t2 i# v& q8 X
  (1)电源输入端跨接10 ~100uf的电解电容器。如有可能,接100uF以上的更好。
& _+ g+ Q1 |( r' K
4 ]' M& \2 M: P$ n% l8 s5 {& o! e* K  (2)原则上每个集成电路芯片都应布置一个0.01pF的瓷片电容,如遇印制板空隙不够,可每4~8个芯片布置一个1 ~ 10pF的钽电容。0 w$ M. Z6 R3 H% s/ T
$ I- h. u7 K* w% |  p2 ^
  (3)对于抗噪能力弱、关断时电源变化大的器件,如 RAM、ROM存储器件,应在芯片的电源线和地线之间直接接入退藕电容。% O. ]9 Q8 M$ k; V7 p8 p

6 W  _9 R- o" O1 i  (4)电容引线不能太长,尤其是高频旁路电容不能有引线。
; \6 w# D! D2 c1 k3 h' W$ f! e; Q7 r0 U, y. @3 w3 B8 v1 R; L
  4. PCB设计中消除电磁干扰的方法9 @- ^. @4 F3 G: u: x6 t% D

) W: ]; {  s5 Z" ?( L. x5 ^. T; }  (1)减小环路:每个环路都相当于一个天线,因此我们需要尽量减小环路的数量,环路的面积以及环路的天线效应。确保信号在任意的两点上只有唯一的一条回路路径,避免人为环路,尽量使用电源层。, A' D' G- f) |& X  D" K

1 e% b( |5 r5 Z) y+ {$ G  (2)滤波:在电源线上和在信号线上都可以采取滤波来减小EMI,方法有三种:去耦电容、EMI滤波器、磁性元件。
4 L( a: J" F0 O. e5 |; }8 }1 F' X. L2 |2 m; L$ [% y
  滤波器的类型
. q+ y. O5 U- O. u4 N7 G7 X% {; s+ X2 \8 R$ ^
  (3)屏蔽。
( W" W* z- Y  H$ r8 \$ |: W
' d6 P3 s; l+ N( k  (4)尽量降低高频器件的速度。" ~( e: w2 W2 j: u+ d6 t

' y+ \) {' F$ a+ W  r! `  (5)增加PCB板的介电常数,可防止靠近板的传输线等高频部分向外辐射;增加PCB板的厚度,尽量减小微带线的厚度,可以防止电磁线的外溢,同样可以防止辐射。

1 U+ E- R. p/ ~

该用户从未签到

2#
发表于 2022-1-11 11:40 | 只看该作者
尽量加租电源线宽度

该用户从未签到

3#
发表于 2022-1-11 11:46 | 只看该作者
数字地与模拟地分开

该用户从未签到

4#
发表于 2022-1-11 13:43 | 只看该作者
接地线构成闭环路
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-8 16:18 , Processed in 0.156250 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表