找回密码
 注册
关于网站域名变更的通知
查看: 389|回复: 2
打印 上一主题 下一主题

FPGA硬件设计

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-10-25 10:11 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
当我去设计FPGA的时候,PDN的去耦网络怎么设计呢?需要多少个电容并联呢?这些怎么算呢?是否有工具可以用呢?) B( A3 m2 Q* B9 ~. b- U$ b
  • TA的每日心情
    开心
    2022-12-27 15:07
  • 签到天数: 1 天

    [LV.1]初来乍到

    2#
    发表于 2021-10-25 13:18 | 只看该作者
    电容的阻抗公式Xc=ESR+1/2πfC+2πf*ESL。可以用仿真软件,

    该用户从未签到

    3#
    发表于 2021-11-1 10:33 | 只看该作者
    一般规格书里有相应电源网络的去耦电容选择,参考即可,通用原则,电源输出端放1~2颗uf级电容,靠近芯片pin脚放100nf电容,尽量靠近管脚,保持每个管脚1颗电容
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-8-2 22:01 , Processed in 0.093750 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表