找回密码
 注册
关于网站域名变更的通知
查看: 978|回复: 0
打印 上一主题 下一主题

CPLD的状态机功能之一

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-7-13 14:59 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
本帖最后由 lvben5d 于 2011-7-13 15:00 编辑 + c6 C! Y7 o' u

; r& B$ F3 @3 i) x/ t* gcpld,FPGA这些器件,在我所知道的一般应用中,如地址译码,时序转换等。往往是伴随DSP或是ARM的端口扩展而出现,且DSP和ARM往往把CPLD,FPGA当成一个寄存器访问,因此CPLD和FPGA需要控制外围器件的访问时序 以便于DSP或ARM端访问数据的简单性。简单的说: DSP要某个数据,发送命令后等待中断,而CPLD 设计者需要了解外围的访问时序,然后按照时序操作获得结果,然后通知DSPl来获取这个结果。比如我目前正在边学习边设计CPLD + SPIF223A(IDE转SATA)来访问硬盘, 我要根据ATAPI6国际标准协议 在一定时序下,访问到SATA的数据。然后告知DSP,数据访问完成。- Q9 j" ]; V2 z: d2 S
上传一个08年的英文书籍《 FPGA Prototyping by Verilog Examples》,器件是FPGA, 语言是verilog. 这是一本真正的适合新手入门进阶书籍。 可惜是英文。其他国内的书籍差!! Q385157936  欢迎交流。
4 e  {4 X( @% n1 N' Z
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-20 07:02 , Processed in 0.109375 second(s), 24 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表