找回密码
 注册
关于网站域名变更的通知
查看: 3514|回复: 2
打印 上一主题 下一主题

[Cadence Sigrity] Allegro中bus仿真

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-6-22 19:08 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
allegro中bus仿真7 k" G% D  S- w* g0 i. h6 F; R
; D& z& D* C+ @5 v3 j+ F
却弹出对话框  v+ Q, ?2 M: l% n8 j  i+ ~: `& C  X6 p
' }+ I8 }5 ?  d6 C& V
This signal model assigned to the components in this bus do not have model selectors defined for the pins of the bus
This means that the default ,model assigned0 K! Q" G* Z* F  V* g- O
to each of the bus pins will be used for the driver,receiver and standby states
这个信号模型分配在这路公交车到组件没有对总线的引脚定义的模型选择+ d7 e9 C% y& J
这意味着,默认情况下,模型分配到总线引脚都将被驱动程序,接收和待机状态使用

: ~+ ^' D" w  d, ]! l7 p8 d我把IBIS模型都分配给元器件了,不知弹出对话框是啥意思呢?还有对于DDR2 SDRAM,建立时间和保持时间需要考虑由于信号边沿不单调造成的时序降额。Allegro中做bus仿真时候需要导入derating文件,请教怎样根据datasheet中的derating表格转换成allegro可调用的格式?有网友说Allegro安装目录有例子的吧谢谢在share\pcb\txt路径下可以找到,我没找到啊?从芯片文档能直接得到的建立时间和保持时间的基本要求;tSETUP(derating)tHOLD(derating)是根据信号及其参考时钟的真实爬升速率查表得出的降额值。Allegro作为软件怎么能计算好呢?据说Hyperlynx8.0能?请教各位高手?谢谢了!!
+ w( A6 f. A! }( `  Z

该用户从未签到

2#
发表于 2011-6-28 17:29 | 只看该作者
那个警告不必理会,只是因为你的model不是以model select形式分配模型的,而是直接分配模型到pin的,所以不用理会。其他的的问题我没做过,希望其他人能帮上你吧

该用户从未签到

3#
 楼主| 发表于 2011-6-29 10:08 | 只看该作者
谢谢。我再研究研究,也期待高手解答
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-25 22:31 , Processed in 0.109375 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表