|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
+ m, U$ A, o/ j7 O0 J: a
1. Master Modes3 O) X L) P4 [9 Z$ D1 w7 h/ b5 `! `3 K
自动下载FPGA程序在本地的非易失性存储器,而且主模式的时钟来自内部晶振。4 G; o1 o$ l1 ~. n% ^4 I
' k ?" z! Y# `0 W! _5 o2. Slave Modes* p) z3 G; I& I! Q. \* r5 v
外部控制下载FPGA配置模式,通常称为从模式,有串行和并行两种模式。在从模式中,控制程序下载可以是一个处理器,mcu,DSP处理器或者测试镜像。从模式的程序可以存放在整个系统的任意地方,比如flash,CPB板,以及主机处理器代码,磁盘或者一个网络连接设备中。! s3 t5 |0 L0 P8 k. F- A" e4 h) I9 i
8 p0 A( v' {* S2 b# c2 j, `从模式中需要一个外部输入CCLK。& x: u2 n: S% y0 z* \ f
9 `6 _2 B' A' L5 L. D& i3. PUDC
+ D6 a3 |2 G: N3 y- P! N当PUDC为低时,内部的上拉电阻使能在每一个SelectIO引脚。当PUDC为高时,不使能时则不使用内部上拉电阻。# q$ l7 } l( ?, \- }2 B" i/ K
6 p' u* |$ ]8 y% I1 x( ?$ V0 @
4. 注意0 b4 p: a2 F! X0 Z
1. 在设计电路图时,为选择最优的FPGA配置方案,需主要考虑以下4个方面:总体设置,下载速率,成本,配置灵活性。 E0 c! Y2 e+ f
; K6 p/ o) U+ k' r8 O5 P
2. 在主模式下,FPGA自动加载配置文件数据,该配置文件数据存储于板载ROM里;从模式下,通过外部MCU/处理器将配置文件数据加载到FPGA中。8 F ^# Z( \/ z7 c& [
" r, _ Z7 I0 Z. C, l8 d, d
3. 用作配置FPGA的专用管脚在配置完成后不能够被用作普通IO管脚,而非专用管脚在配置完毕后即被释放,可用作普通IO管脚。0 \* ^. A& }* r% {. K
* z8 n G) l2 [0 F( S( X [2 v
4. 电路设计时,一定要对M1M0管脚进行正确的电平设定。为了今后扩展需要或者暂时不确定为FPGA选择何种配置模式,可为M1M0管脚同时预留上拉和下拉电阻,便于灵活选择。 |
|