找回密码
 注册
关于网站域名变更的通知
查看: 825|回复: 2
打印 上一主题 下一主题

签到啦

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-7-23 10:13 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
CH368 芯片的 RSTO 引脚为复位输出,低电平有效。在系统复位期间,RSTO 引脚输出低电平;在完成 SPI 接口 FlashROM 配置信息加载后,RSTO 输出高电平;然后再进行 IIC 接口 EEPROM 配置信息加载;最后 CH368 芯片进入正常工作状态,RSTO 引脚切换为通用输出引脚。CH368 提供了 32 位数据总线静态输入寄存器 DBUSR,读取该寄存器时 I/O 和存储器的读写选通控制线都不会输出信号,所以能够读取当前本地数据总线 D31~D0 的静态数值,类似于 GPI 通用输入引脚。如果数据总线的 D6 引脚上连接了下拉电阻,则读出的数据的位 6 为 0,否则为 1。CH368 提供了宽度为 12 位的硬件计时单元(SPICR[3:0]+CNTR),以 PCIE 总线主频的 204.8 分频为计时输入,对于 PCIE 总线的标准 100MHz 主频,硬件循环计数寄存器每隔 2.048uS 增加一个计数,从 000H 计数到 0FFFH 再循环到 000H 共需要 8388.608uS。通过比较前后两次读取的计数的差值,可以计算出实际延时,用来代替误差较大的计算机软件指令循环。CH368 芯片的输出引脚都是 3.3V LVCMOS 电平,兼容 5V TTL 电平,输入引脚除 PCIE 信号引脚、RD#引脚、WR#引脚、CS#引脚之外,都能够承受 5V 耐压,兼容 5V CMOS 电平、3.3V LVCMOS 和 5V TTL及 LVTTL 电平。

该用户从未签到

2#
 楼主| 发表于 2021-7-23 10:29 | 只看该作者
CH368 芯片的 RSTO 引脚为复位输出,低电平有效。在系统复位期间,RSTO 引脚输出低电平;在完成 SPI 接口 FlashROM 配置信息加载后,RSTO 输出高电平;然后再进行 IIC 接口 EEPROM 配置信息加载;最后 CH368 芯片进入正常工作状态,RSTO 引脚切换为通用输出引脚。CH368 提供了 32 位数据总线静态输

该用户从未签到

3#
 楼主| 发表于 2021-7-23 10:30 | 只看该作者
CH368 芯片的 RSTO 引脚为复位输出,低电平有效。在系统复位期间,RSTO 引脚输出低电平;在完成 SPI 接口 FlashROM 配置信息加载后,RSTO 输出高电平;然后再进行 IIC 接口 EEPROM 配置信息加载;最后 CH368 芯片进入正常工作状态,RSTO 引脚切换为通用输出引脚。CH368 提供了 32 位数据总线静态输
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-30 10:45 , Processed in 0.109375 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表