找回密码
 注册
关于网站域名变更的通知
查看: 314|回复: 1
打印 上一主题 下一主题

[毕业设计] 可配置电阻分压型DAC-PUF电路设计

  [复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2021-2-19 09:14 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
摘要:物理不可克隆函数( Physical Unclonable Function ,PUF)电路利用结构和设计参数相同的单元电路在制造过程中存在的随机工艺偏差,产生具有唯一性、随机性和不可克隆性的密钥.通过对电阻失配和数模转换器( Digitalto Analogue Conversion,DAC)的研究,提出一种可配置电阻分压型DAC-PUF电路设计方案.该PUF电路由输入寄存器、电阻分压型DAC,电压比较器和时序控制模块构成.通过激励信号配置DAC单元,使该PUF电路无需更换硬件便可实现输出密钥的变化.在TSMC-LP 65nm CMOS 工艺下采用全定制方式进行版图设计,面积为72.4um ×87.8p.m.实验结果表明该PUF电路唯一性高,且在不同温度( -40 ~125℃C)和电压(1.08 ~ 1.32V)下随机性和可靠性分别大于99.1%和97.8% ,可广泛应用于信息安全领域.. g% W' x5 C0 |/ h9 t! W3 w% J' q
关键词:物理不可克隆函数;数模转换器;可配置;电路设计! p8 ?9 s/ F' i& l
可配置电阻分压型DAC-PUF电路设计.pdf (4.53 MB, 下载次数: 0)
* B2 e& l. k  o. z  M3 W# K& G6 v. g0 g; o" ]' M

该用户从未签到

2#
发表于 2021-2-19 10:20 | 只看该作者
可配置电阻分压型DAC-PUF电路设计,下载收藏了。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-21 21:30 , Processed in 0.093750 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表