找回密码
 注册
关于网站域名变更的通知
查看: 1877|回复: 9
打印 上一主题 下一主题

怎么滤除图中窄的那个脉冲信号。急等。。。

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2011-3-27 00:44 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
如图,我是两个脉冲叠加成的,一个脉冲周期为20US,占空比为50%,窄的脉冲周期也是20US,占空比为5%,后者延迟11US。现在我是想把这这个波形中的窄的那个脉冲完全滤除掉,输出波形就是和我前一个波形一样,周期20US,占空比50%。想了一个方法,就是加了一个RC,后面接一个比较器,将比较器的门限设的高于小脉冲充电最高电压,输出倒是能把窄的脉冲去除掉,但是波形相位和占空比都会发生变化,相位变倒是没关系,占空比减小不能接受,请教高手能不能帮我想想怎么解决啊。。。。急等。。。

该用户从未签到

2#
发表于 2011-3-27 15:36 | 只看该作者
如脉冲周期,占空比已知固定。这个简单。
" z, ?: z' L# k, A5 }, ~将具体要求画出?输入,输出要求的波形?

该用户从未签到

3#
发表于 2011-3-27 16:57 | 只看该作者
本帖最后由 jacklee_47pn 于 2011-3-27 16:59 编辑
, z. {. p. T3 c
( h1 d0 A' Q# H4 \9 `: V理論上RC后面要接舒密特觸發(Schmitt Triggers) 電路,不是比较器.  這個舒密特觸發電路要能調Voltage trigger high 和Voltage trigger low, 這樣子相位會稍微偏移,但是占空比應該還是正確的.

该用户从未签到

4#
 楼主| 发表于 2011-3-27 20:09 | 只看该作者
输入正常就应该是周期20US,占空比50%,但是不正常的时候就会出现如图那样一个窄的脉冲,现在就是想要把它去掉,输出还是20US,占空比50%。图上是我仿真软件模拟的一个带干扰的输入信号。那个窄的脉冲有1US的时间。

该用户从未签到

5#
 楼主| 发表于 2011-3-27 20:12 | 只看该作者
三楼的能不能说的详细一点啊??我开始也试着用74HC14做了一下,完全不行啊。。。

该用户从未签到

6#
发表于 2011-3-27 20:35 | 只看该作者
實際要不斷的試驗, 調整RC時間長數, 然後再調整舒密特的電壓. 原理如附圖.  PS:此圖是反向舒密特輸出.

RC.JPG (57.46 KB, 下载次数: 3)

RC.JPG

该用户从未签到

7#
发表于 2011-3-28 18:59 | 只看该作者
用RC,和施密特电路整形有时延,脉冲宽度不对。+ a" H2 y5 j. s( I
这个电路可以简单的利用下降沿延时屏蔽后面的窄脉冲。

该用户从未签到

8#
 楼主| 发表于 2011-3-29 16:13 | 只看该作者
改变RC的放电回路,调整RC的充放电时间,比较器加了迟滞回路,也就是有了6楼说的舒密特特性,占空比算是调的很接近50%了,7楼有什么更好的办法吗??说的详细点啊,谢了,呵呵

该用户从未签到

9#
发表于 2011-3-29 19:42 | 只看该作者
你能用TTL OR CMOS logic 吗?

该用户从未签到

10#
 楼主| 发表于 2011-3-30 12:20 | 只看该作者
TTL,问题是我不知道那个窄的脉冲具体出现在什么位置。
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-21 05:01 , Processed in 0.140625 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表