|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
本帖最后由 946966026 于 2021-1-14 19:09 编辑 ; s1 z/ G1 |# C+ n
+ p) r6 F7 F0 R3 t- ~( XFPGA核心板项目开源__5CEFA2F23--DDR2(FPGA无所不能): B1 g, h) c7 S
先来一张工程图,该工程可以直接制板使用,已经测试过了.
! ]* C: a4 X! Z T! @7 P9 H& E极其简陋,未做电路处理.--------------------------------------0 i9 U6 N5 j4 K Y9 Y
$ C. j' N! M& C5 M. F' g5CEFA2的IO分配,
8 ?4 S: T s; u9 F/ {. p
* }; C {% h( n: @( N
5CEFA2的配置,可以作为设计参考,(当然芯片手册的更好)& L2 R$ y) ?5 G4 m- E$ h
+ s4 @; S" w7 J
核心的供电设计,实验板,没做什么处理
6 l' v' }% V0 W+ h& |% e! k
" _% b0 M' J! |5 r7 i
DDR2的引脚分配& {7 a# q' N' x' J
" i! A6 b; I1 T! Z! c
工程图1; R3 Y. I- [* n3 u3 n" D
* g2 B4 E; r5 E" |% m& j& D
工程图2. |# y4 c" Q6 W9 a
1 O" Y6 f$ @4 u
3D图-------------------4 j( {1 \) `: M" l' p( L
; K, t" s& m6 e! C Y$ @
5 _8 p. `7 C. h" s( S可以直接开板使用,4层板.几乎全IO输出(全普通IO输出,测试板)
4 ]9 n- f, k! Y d+ L) D( g: v可以作为设计参考一下& {1 Z6 \4 P' S0 I4 @
1 e3 j5 R; n! t5 j5 l
6 b/ y/ {( ~9 e& l. q
实物图(纯手焊别建议)
5 O; Y% N: V) d) j% W( u1 N, `1 d! ~% R
(完整工程
5CEFA2_REV2.1.zip
(6.82 MB, 下载次数: 2)
)9 r" c9 r. K) \. L
4 g/ c- F. t# p) ]2 X j/ F, i2 e* F& U' Y
-----------XILINX核心板乱入------------9 t. E4 i# f9 K0 z5 J0 O
XC7A35T加DDR3---------------------
6 C1 _2 @2 n5 ` n0 |
# l; t# Z/ c7 c! h0 w: Z% P
" [- i' I) O: a! ?; m$ d( u% N( \/ F7 f5 C2 O* Z- ~) A6 H2 {
% T. B% m, O0 v
. o) w# Y8 d7 o/ k
|
-
1.png
(300.21 KB, 下载次数: 1)
-
2.png
(227.32 KB, 下载次数: 1)
-
5.png
(136.14 KB, 下载次数: 1)
|