|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
什么是同步逻辑和异步逻辑,同步电路和异步电路的区别是什么?
) C% F' T6 z3 F3 v( t0 S p/ X同步逻辑是时钟之间有固定的因果关系。异步逻辑是各时钟之间没有固定的因果关系。
6 }0 R8 g8 D* n9 t7 {1 z3 T: ^: J$ e6 f1 y: n) i
电路设计可分类为同步电路和异步电路设计。同步电路利用时钟脉冲使其子系统同步运作,而异步电路不使用时钟脉冲做同步,其子系统是使用特殊的“开始”和“完成”信号使之同步。由于异步电路具有下列优点 -- 无时钟歪斜问题、低电源消耗、平均效能而非最差效能、模块性、可组合和可复用性 -- 因此近年来对异步电路研究增加快速,论文发表数以倍增,而 Intel Pentium 4 处理器设计,也开始采用异步电路设计。v 异步电路主要是组合逻辑电路,用于产生地址译码器、FIFO 或 RAM 的读写控制信号脉冲,其逻辑输出与任何时钟信号都没有关系,译码输出产生的毛刺通常是可以监控的。同步电路是由时序电路(寄存器和各种触发器)和组合逻辑电路构成的电路,其所有操作都是在严格的时钟控制下完成的。这些时序电路共享同一个时钟 CLK,而所有的状态变化都是在时钟的上升沿(或下降沿)完成的。
9 h, ^' F" k8 s i$ W0 r7 d& n: M) ]6 Z) E0 a9 A( t
什么是"线与"逻辑,要实现它,在硬件特性上有什么具体要求?
; N8 g' {0 A: V, N/ G# [6 f* N6 v/ X线与逻辑是两个输出信号相连可以实现与的功能。在硬件上,要用 oc 门来实现(漏极或者集电极开路),由于不用 oc 门可能使灌电流过大,而烧坏逻辑门,同时在输出端口应加一个上拉电阻。(线或则是下拉电阻)
% Z" _ s v' z( W/ e& S- {" u; i" C8 B5 \; d( |" x
什么是 Setup 和 Holdup 时间,setup 和 holdup 时间区别?3 P; n1 Y e, G! _
Setup/hold time 是测试芯片对输入信号和时钟信号之间的时间要求。建立时间是指触发器的时钟信号上升沿到来以前,数据稳定不变的时间。输入信号应提前时钟上升沿(如上升沿有效)T 时间到达芯片,这个 T 就是建立时间 -Setup time. 如不满足 setup time,这个数据就不能被这一时钟打入触发器,只有在下一个时钟上升沿,数据才能被打入触发器。保持时间是指触发器的时钟信号上升沿到来以后,数据稳定不变的时间。如果 hold time 不够,数据同样不能被打入触发器。
; U9 P1 s4 e7 P4 P) z* v7 K
0 _( K. \7 }, N: T) [! f% W建立时间(Setup Time)和保持时间(Hold time)。建立时间是指在时钟边沿前,数据信号需要保持不变的时间。保持时间是指时钟跳变边沿后数据信号需要保持不变的时间。如果不满足建立和保持时间的话,那么 DFF 将不能正确地采样到数据,将会出现 stability 的情况。如果数据信号在时钟沿触发前后持续的时间均超过建立和保持时间,那么超过量就分别被称为建立时间裕量和保持时间裕量。
% \6 {; R& q& X' _4 p C; D, `; I1 O8 ^6 @2 w
什么是竞争与冒险现象?怎样判断?如何消除?0 r; c& @# _3 L+ S' u$ Q! f: R1 c, F
在组合逻辑中,由于门的输入信号通路中经过了不同的延时,导致到达该门的时间不一致叫竞争。产生毛刺叫冒险。如果布尔式中有相反的信号则可能产生竞争和冒险现象。/ [1 J4 U+ v& V$ @( ~* b6 j$ p
6 Z' |6 ]' d) G$ c3 Z& _解决方法:一是添加布尔式的消去项,二是在芯片外部加电容。
1 W+ Z. ]: h( K, l" ?7 q! {/ L0 F6 l1 r2 X- `% q
你知道那些常用逻辑电平?TTL 与 COMS 电平可以直接互连吗?1 y& \* L. b3 c: E' H9 P
常用逻辑电平:12V,5V,3.3V;TTL 和 CMOS 不可以直接互连,由于 TTL 是在 0.3-3.6V 之间,而 CMOS 则是有在 12V 的有在 5V 的。CMOS 输出接到 TTL 是可以直接互连。TTL 接到 CMOS 需要在输出端口加一上拉电阻接到 5V 或者 12V。cmos 的高低电平分别为:Vih>=0.7VDD,Vil<=0.3VDD;Voh>=0.9VDD,Vol<=0.1VDD. TTL 的为:Vih>=2.0v,Vil<=0.8v;Voh>=2.4v,Vol<=0.4v. 用 cmos 可直接驱动 ttl;加上拉后,ttl 可驱动 cmos.5 k) ~. n7 _ S% f. s
! q0 g1 K. m8 J' t3 N% x- d$ e& O如何解决亚稳态?
2 n" S" @+ L$ H/ `8 z亚稳态是指触发器无法在某个规定时间段内达到一个可确认的状态。当一个触发器进入亚稳态时,既无法预测该单元的输出电平,也无法预测何时输出才能稳定在某个正确的电平上。在这个稳定期间,触发器输出一些中间级电平,或者可能处于振荡状态,并且这种无用的输出电平可以沿信号通道上的各个触发器级联式传播下去。" e4 W6 n8 E7 R: d/ u' ?, x
+ k# s; M) l I9 [解决方法:
" i( g6 @) C2 z6 p1、降低系统时钟) s6 @9 U9 L5 B4 c% P% V1 Q( ^
2、用反应更快的 FF
4 m, s2 K: ^' ]: T/ }/ A3、引入同步机制,防止亚稳态传播
- t! `% U f# T: B" {, N7 q4、改善时钟质量,用边沿变化快速的时钟信号,关键是器件使用比较好的工艺和时钟周期的裕量要大。
5 P% r* D0 a9 `8 ^; g
1 t9 c" ]! m' X j# q! a( YIC 设计中同步复位与异步复位的区别# u* C% ?3 `3 |0 N9 `( C
同步复位在时钟沿采复位信号,完成复位动作。异步复位不管时钟,只要复位信号满足条件,就完成复位动作。异步复位对复位信号要求比较高,不能有毛刺,如果其与时钟关系不确定,也可能出现亚稳态。
( f4 @4 L5 X# l, a) Z* o
! ]7 o* {. o8 m6 yMOORE 与 MEELEY 状态机的特征
0 m* b3 I3 T8 `Moore 状态机的输出仅与当前状态值有关, 且只在时钟边沿到来时才会有状态变化 . Mealy 状态机的输出不仅与当前状态值有关, 而且与当前输入值有关。
8 X5 D; z5 V% G9 V: Y; }5 B* m) M; u Z2 @* f2 M6 n m; f. s
多时域设计中,如何处理信号跨时域: r. ]% r! ]; L! K3 r6 O9 x+ m
不同的时钟域之间信号通信时需要进行同步处理,这样可以防止新时钟域中第一级触发器的亚稳态信号对下级逻辑造成影响,其中对于单个控制信号可以用两级同步器,如电平、边沿检测和脉冲,对多位信号可以用 FIFO,双口 RAM,握手信号等。
/ @! i/ ?2 J( W2 h' e7 C$ k0 y# Z* @7 c8 S, ?& y5 T, X
跨时域的信号要经过同步器同步,防止亚稳态传播。例如:时钟域 1 中的一个信号,要送到时钟域 2,那么在这个信号送到时钟域 2 之前,要先经过时钟域 2 的同步器同步后,才能进入时钟域 2。这个同步器就是两级 d 触发器,其时钟为时钟域 2 的时钟。这样做是怕时钟域 1 中的这个信号,可能不满足时钟域 2 中触发器的建立保持时间,而产生亚稳态,因为它们之间没有必然关系,是异步的。这样做只能防止亚稳态传播,但不能保证采进来的数据的正确性。所以通常只同步很少位数的信号。比如控制信号,或地址。当同步的是地址时,一般该地址应采用格雷码,因为格雷码每次只变一位,相当于每次只有一个同步器在起作用,这样可以降低出错概率,象异步 FIFO 的设计中,比较读写地址的大小时,就是用这种方法。如果两个时钟域之间传送大量的数据,可以用异步 FIFO 来解决问题。
9 L3 D& d. R5 ~- d: X/ m: p+ L1 u& o& g
给了 reg 的 setup,hold 时间,求中间组合逻辑的 delay 范围
7 y! u" j+ n) u f9 m sDelay < period - setup – hold" {" }! @+ ?- r8 ~7 J
时钟周期为 T,触发器 D1 的寄存器到输出时间最大为 T1max,最小为 T1min。组合逻辑电路最大延迟为 T2max,最小为 T2min。问,触发器 D2 的建立时间 T3 和保持时间应满足什么条件?( k* C9 m9 q( W9 [" e2 J
T3setup>T+T2max,T3hold>T1min+T2min6 d1 g5 h( c! n, z' L- c+ U
给出某个一般时序电路的图,有 Tsetup,Tdelay,Tck->q,还有 clock 的 delay,写出决定最大时钟的因素,同时给出表达式
}9 e7 Y4 G1 {8 y4 k6 KT+Tclkdealy>Tsetup+Tco+Tdelay;# \! W n5 b% o+ K9 b
Thold>Tclkdelay+Tco+Tdelay;
/ `" ]" d2 |5 n/ S3 Y
}3 J' I& T- v说说静态、动态时序模拟的优缺点
3 }4 r/ F7 k* I1 P1 d静态时序分析是采用穷尽分析方法来提取出整个电路存在的所有时序路径,计算信号在这些路径上的传播延时,检查信号的建立和保持时间是否满足时序要求,通过对最大路径延时和最小路径延时的分析,找出违背时序约束的错误。它不需要输入向量就能穷尽所有的路径,且运行速度很快、占用内存较少,不仅可以对芯片设计进行全面的时序功能检查,而且还可利用时序分析的结果来优化设计,因此静态时序分析已经越来越多地被用到数字集成电路设计的验证中。+ j4 h- w! S1 l& S B
7 F, c0 n* t7 P& o; q# g- G5 |动态时序模拟就是通常的仿真,因为不可能产生完备的测试向量,覆盖门级网表中的每一条路径。因此在动态时序分析中,无法暴露一些路径上可能存在的时序问题;
1 I1 `" v" k: [& ~8 d$ s7 x& ]6 F4 N% D9 |
一个四级的 Mux,其中第二级信号为关键信号 如何改善 timing) L& g+ M7 D5 @
关键:将第二级信号放到最后输出一级输出,同时注意修改片选信号,保证其优先级未被修改。0 S* \) y3 x4 x+ w( N- M4 m& Y
% G r' I4 o7 O3 T+ n; R1 s
为什么一个标准的倒相器中 P 管的宽长比要比 N 管的宽长比大?
8 G, v5 z3 H1 P- M和载流子有关,P 管是空穴导电,N 管电子导电,电子的迁移率大于空穴,同样的电场下,N 管的电流大于 P 管,因此要增大 P 管的宽长比,使之对称,这样才能使得两者上升时间下降时间相等、高低电平的噪声容限一样、充电放电的时间相等
6 A1 @( G7 X' @
, d/ k. t. t1 S, d1 r5 R8 flatch 与 register 的区别,为什么现在多用 register. 行为级描述中 latch 如何产生的?
5 h l$ H; _0 o3 o& T: [latch 是电平触发,register 是边沿触发,register 在同一时钟边沿触发下动作,符合同步电路的设计思想,而 latch 则属于异步电路设计,往往会导致时序分析困难,不适当的应用 latch 则会大量浪费芯片资源。& m* Z; @. o, _) f$ d, d; K
1 G9 b6 O7 T! j9 T8 S' aBLOCKING NONBLOCKING 赋值的区别
* [4 p$ \- @. w8 @2 i1 D$ b' ^6 O非阻塞赋值:块内的赋值语句同时赋值,一般用在时序电路描述中。* ]5 b" ~- C% j# a+ [
' L" w& o- b5 V' s! C5 V3 E |
|