找回密码
 注册
关于网站域名变更的通知
查看: 786|回复: 6
打印 上一主题 下一主题

[仿真讨论] ESD保护时怎样维持USB信号完整性?

[复制链接]
  • TA的每日心情
    慵懒
    2020-8-28 15:16
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-10-30 13:35 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x
    ESD保护时怎样维持USB信号完整性?$ g2 `8 l. d/ A" r' i( b0 j; g
  • TA的每日心情
    奋斗
    2020-9-8 15:12
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2020-10-30 14:30 | 只看该作者
    眼图研究显示ESD9L5.0ST5G对逻辑电平的影响极低,并且不会使上升时间和下降时间出现失真
  • TA的每日心情
    开心
    2020-8-28 15:14
  • 签到天数: 2 天

    [LV.1]初来乍到

    3#
    发表于 2020-10-30 14:57 | 只看该作者
    如果测得的信号迹线穿越模板的边线,那么信号质量就不可接受。

    该用户从未签到

    4#
    发表于 2020-10-30 16:36 | 只看该作者
    USB使得数据在不同电子设备之间的传输更快更方便,对于那些使用USB2.0端口的产品而言尤为如此
    # A! S! a" U- c; U6 UESD保护器件在正常数据传输期间必须对信号保持透明状态,而在系统级ESD兼容性测试或应用现场中遭受实际ESD事件时,必须使受保护对象免受损伤或干扰。如今,设计人员面对着需要找到合适的ESD保护解决方案,既能保护敏感线路,又不增加会导致信号质量降低的电容的挑战。
  • TA的每日心情
    开心
    2025-7-6 15:53
  • 签到天数: 1147 天

    [LV.10]以坛为家III

    5#
    发表于 2020-10-31 06:51 | 只看该作者
    谢谢分享

    “来自电巢APP”

  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    6#
    发表于 2020-11-2 12:26 | 只看该作者
    ESD器件的结电容大小是影响信号完整性的关键
  • TA的每日心情
    开心
    2023-7-4 15:39
  • 签到天数: 528 天

    [LV.9]以坛为家II

    7#
    发表于 2021-1-6 15:09 | 只看该作者
    保护敏感线路,又不增加会导致信号质量降低的电容的挑战。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-7 13:42 , Processed in 0.093750 second(s), 23 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表