找回密码
 注册
关于网站域名变更的通知
查看: 380|回复: 1
打印 上一主题 下一主题

LVDS失效保护电路

[复制链接]
  • TA的每日心情
    奋斗
    2020-8-27 15:56
  • 签到天数: 1 天

    [LV.1]初来乍到

    跳转到指定楼层
    1#
    发表于 2020-9-29 13:26 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

    EDA365欢迎您登录!

    您需要 登录 才可以下载或查看,没有帐号?注册

    x

    & \) m) O. N$ L/ N
    最近几年,低压差分信号(LVDS)[1]的高速数据互连已广泛应用于消费电子产品、高速计算机外设、通信 / 网络以及无线基站等各个领域。LVDS 在性能、功耗、噪声、EMI 以及成本等方面具有显著优势。采用正确的设置,LVDS 信号可以通过一对儿双绞线电缆提供 100Mbps 至 800Mbps 的数据速率,传输距离为 10m 至 15m,在 PCB 引线上的传输距离> 1m。100Ω负载的功耗仅为 1.2mW,与频率无关。
    本应用笔记主要讨论 LVDS 失效保护电路,这对于 LVDS 正确工作非常重要。将检验三种失效保护电路,并分析它们的特性进而为提供应用指导。
    ) g) \& q) y1 B% W8 W7 f
    LVDS 的基本特性和优点
    2 t. P/ \9 R3 h3 d首先简单回顾一下 LVDS 信号的基本特性和电路配置。图 1 所示为简单的 LVDS 发送、接收基本电路,接收器是一个绝对转换门限约为 50mV 的比较器。传输媒介,无论是电缆还是 PCB 引线,都设计成 100Ω差分阻抗。图 2 所示为媒介信号的共模和差分电平。在图 1 和图 2 中,VID 是 LVDS 接收器的输入差分电压,VOD 是 LVDS 发送器的差分输出电压,VCM 是共模电压。
    图 1.  LVDS 的 Tx、Rx 基本电路图% J  L5 r$ y5 }) @% M$ P
    图 2. LVDS 信号的共模和差分电压
    3 M1 N# R! b+ F+ R$ @, u
    电流源恒定驱动两条紧密耦合的电缆线或 PCB 引线,媒介中的共模电流、电压不随时间改变,差分信号随时间变化。通常,数据传输速率主要受负载寄生电容、电感的限制。对于图 1 所示 LVDS 电路,驱动器(发送器)的共模阻抗大部分来自负载电容。另一方面,寄生电感主要来自芯片或负载引线,而不是匹配传输线。此外,寄生电感值相对较小,因此对信号完整性的影响可忽略不计。由于负载共模电压不变,负载寄生电容的影响可以忽略。因此,LVDS 信号与 CMOS 或 TTL 信号相比能够提供更高的数据传输速率。
    由于两条电缆或引线紧密耦合,因此 EMI 仅受共模信号的影响。传输过程中的共模变化可以忽略,意味着 LVDS 即使在非常高的工作频率下也具有非常低的辐射。此外,在 350mV 低差分电压摆幅在 100Ω终端电阻上仅消耗 1.2mW 功率,该数值保持固定,与数据速率无关。与功耗较高的单端信号(如 CMOS 和 TTL)相比,LVDS 信号的突出优势是具有极低功耗。

    , x" b9 }0 W: Q2 V+ U9 M: A) A/ @失效保护功能' Q4 a# V% T) u, Z1 F- r5 Q
    大多数 LVDS 接收器都需要具有内部或外部失效保护电路,以便在特定链路状态下或出现故障时接收器的输出能具有一个已知状态,通常为逻辑高电平。以下列出了需要失效保护的链路状态或故障。

    . L9 y/ Y. Z$ j" c& A) E输入开路:如果 LVDS 芯片具有多个接收端口,则未使用的接收器输入必须保持开路状态,且输出应为稳定的逻辑高电平。

      s" s7 c8 Q3 R* ?输入浮空:如果 LVDS 驱动器处于三态、驱动器断电或链路断开,LVDS 必须具有稳定的逻辑高电平输出。

    8 Z  N& k% A. w6 s/ {输入短路:如果两条平行 LVDS 电缆或引线短路,即出现连接故障,输出应为逻辑高电平。

    " ?5 O+ R7 Y7 A" V" E设计人员还希望即使在噪声环境下也具有强大的失效保护功能,并要求它对正常状态下的 LVDS 工作影响最小,可忽略不计。

    3 V" h' L: E( d. C+ Q. m# ^* B失效保护电路及其性能分析
    6 x% W9 c5 w! j这里给出了三种基本的失效保护电路:外部偏置电路、内部通道电路以及并联电路。下面将逐一介绍这些失效保护电路的工作原理,并分析各自的优缺点。

    * y0 [% r& W: a  b  `# q外部偏置失效保护电路& m" O) I0 V, @* C3 W( U
    该失效保护电路由接收器输入引脚的三个外接电阻组成(图 3)。
    图 3. 外部失效保护电路
    * f) h2 w. v; E2 \5 D4 Q. Y. P
    在上述电路中,线路未被驱动时,偏置电路设置两个输入引脚之间的正偏移电压,以便接收器输出处于逻辑高电平。偏移电压 VID 可由下式决定:
    电路的共模电压由下式确定:
    例如:若要在浮空的电路上获得 50mV 的 VID 偏移量,需要选择 R1 = 4170Ω、R2 = 2450Ω。假定噪声幅度小于 VID 偏移量,则接收器输出处于逻辑高电平。
    该失效保护电路已广泛用于早期的 LVDS 接收器。由于具有下列优势,所以成为首选方案:

    4 ?( o3 N% P+ u4 Q可按照浮空传输线的噪声电平灵活设置偏移电压。
    ) p  P- A+ b. n' h+ S2 o& T& j6 n( N
    提供了一个共模返回通道和一个 ESD 放电通道。
    ) Z+ ]5 Y4 h- W1 }: S4 Z2 b: a; _$ a
    但是,这种方法还存在以下几个缺点,限制了它在目前 LVDS 应用中的使用:
    3 l6 a# K2 N9 s* m: D4 H# L
    两个必要的外部电阻对于单个 LVDS 链路可能不是负担,但在采用多个链路时,特别是多通道应用中,就需要认真考虑。

    1 _5 d% Z; M$ l6 w: ~9 q7 a目前,计算机外设和网络互连的 LVDS 数据传输速率达到 800Mbps,甚至 2Gbps。在如此高的数据速率下传输,由 VID 偏移量造成的不平衡接收门限会导致占空比严重失真,并增大抖动。

    # i/ C  A* F3 I由于 VID 偏移不能设置过高,因此对于差分噪声的失效保护具有较低余量。

    9 k( K$ @& z* J0 Q0 X+ J3 ?* g, x输入短路时该电路不起作用。电源短路时,VID 偏移电压也被短路,LVDS 输出不确定。
    , E/ t+ [( ]2 {5 G
    内部通道失效保护电路* _, p: |4 W( N( V! X4 N2 d
    内部通道失效保护电路的设计与外部偏置电路类似,只是该电路将 R1 和 R2 集成在 LVDS 接收器内部,使 VID 的偏移量成为一个内置电压源。这种电路已广泛用于 LVDS 接收器[2],图 4 给出了等效电路。
    图 4. 内部通道失效保护电路框图% J9 r3 i6 r) [# b
    进行内部通道电路设计时,选取 R1 和 R2 的值,使 VID 的内部偏移量在 30mV 与 50mV 之间。即使输入短路,仍有正的 VID 偏移,这样,在上述三种状态下或需要失效保护时,都能够将输出置为逻辑高电平。
    这种内部通道设计方法优于外部偏置电路,因为它克服了后者的一些缺点。内部通道失效保护电路的特性如下:

    & N  F# w- z9 h5 m# z# `0 W$ P$ c无需外部电阻。

    8 B0 B6 r/ R9 \: {输入短路时仍具有保护功能。
    9 J& j8 s6 H6 e: e/ H
    虽然如此,内部通道失效保护在某些应用中仍具有一些缺点:
    ' ]0 T9 ~" P* R; A# q, X
    不具有设置电压偏移的灵活性。

    " B" J& k! h9 ^产生了一个不平衡的接收器门限,使占空比降低,抖动增加。
    & d2 t5 {8 A( f
    对“内部通道” 噪声具有较低余量。
    ( E. s! N! k, p5 F
    并联失效保护电路1 U/ V, s; W4 Q/ J& _( Z4 @
    Maxim 的大多数 LVDS 产品采用了并联失效保护电路[3]。该电路克服了前两种失效保护电路缺点,如图 5 所示。
    图 5. 并联失效保护电路原理图. J- ^. K" {, c, n) @- ?
    如图 5 所示,比较器监视电源电压,并将其与 VCC - 0.3V 基准电压进行比较。如果电源电压高于基准电压,输出为逻辑高电平。然后,这个逻辑高电平通过一个“或”门屏蔽接收器输出,开启失效保护电路。在上述需要失效保护的三种特定情况(开路、浮空和短路)下,这种架构能将 LVDS 输出拉至逻辑高电平。只要共模电压低于基准电压 VCC - 0.3V,这种保护方式就能正常工作。
    并联失效保护电路与传统方案相比具有一些独特优点:

    & D% I" I! p- W% K无论对于共模还是差模信号,都具有更高的噪声余量。
    * U+ k# ~; M* W2 t! y, W
    结构对称,不会影响输入差分信号的占空比,也不会引起抖动。

    0 [0 x0 ?5 F5 L4 |尽管具有独特的优势,但采用这种并联设计仍然存在一些问题。对于多点或远距离点对点通信,共模负载电容相对较大。发生故障时,这种电路需要一段时间使共模电压达到 VCC - 0.3V,这样,失效保护功能也会增加一个延迟。

      W5 _8 p& m) J# q# G结论; v4 V6 E4 }0 S  ^
    本应用笔记主要讨论了外部偏置、内部通道和并联电路三种不同的失效保护电路设计、工作方式及其优缺点。可以看出,对于 LVDS 失效保护电路没有一个十分理想的解决方案。然而,分析显示并联方式相对于其它两种方案具有更多优势。
    & R/ ^$ j' P6 {8 C5 x6 ~" h7 f, x* M

    ) D1 U7 N& g: b2 o
    - t- i- W) ?7 I. M' R
    4 X; o2 A3 m) o6 B( O; S0 i4 k

      W; L: E8 E" D9 _7 Y& ?
    / B7 r/ q9 B  f
  • TA的每日心情
    奋斗
    2020-9-2 15:06
  • 签到天数: 2 天

    [LV.1]初来乍到

    2#
    发表于 2020-9-29 14:11 | 只看该作者
    LVDS 发送、接收基本电路,接收器是一个绝对转换门限约为 50mV 的比较器
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-6-5 14:38 , Processed in 0.093750 second(s), 26 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表