TA的每日心情 | 怒 2019-11-20 15:22 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
PCB 抗干扰技术设计
/ s! X) h% S9 w! z+ `6 t
, ~; K/ X) l/ R3 {摘要:;简要叙述了影响印制板抗干扰性能的几个因素,对这些因素进行了理论分析,提出了印制板制作过程中应采取的措施。0 j7 E9 y' W. z' k8 B
" R% V; x) ~% G5 X- g$ S: D$ M
3 E3 p( l1 C- z6 E叙词:抗干扰技术印制板电磁兼容性
( G) P1 X( @7 [) k2 o2 V d4 k* h4 W5 ]$ r! R" S
- B2 D3 Q% o( l% A0 E- O% b
1前言. m8 T3 j& w. a
电磁兼容性EMC是指电子系统在规定的电磁环境中按照设7 ^" N' h, ~, z5 X. x, i B
计要求能正常工作的能力。电子系统所受的电磁干扰不仅来自
0 a% Z5 ?3 x8 \( S) K0 T电场和磁场的辐射,也有线路公共阻抗、导线间耦合和电路结构" e R. q+ b4 [' E# T6 { H1 m7 B6 t
的影响。在研制设计电路时,我们也希望设计的印制电路板尽% E6 c, a, k/ s0 l( P- O
可能不易受外界干扰的影响,而且它本身也尽可能小地干扰影0 P- j7 I: C* J- ` A
响别的电子系统。影响印制板抗干扰性能的因素很多,其中主要* R3 G2 c7 A6 ` _/ U2 b3 y7 B0 r
有:铜箔的厚度,印制导线的宽度.长度和相邻导线之间的串扰,5 H& I* J! F) @& K* Q7 |
板内元器件布局的合理性,以及导线的公共阻抗、导线和元器件
& z& D3 l" R7 a3 `1 @, w, J在空间产生的电磁场等。7 r/ F, j7 E# f) q
设计印制板首要的任务是对电路进行分析,确定关键电路。
4 E6 x* s9 k6 L) l5 K! N这就是要识别哪些电路是干扰源,哪些电路是敏感电路,弄清干
* Z- J k' i% S$ E$ M+ ^扰源可能通过什么路径干扰敏感电路。在模拟电路中,低电平
6 ^3 f! ?) {# @4 e5 e6 U% n, s+ U模拟电路往往是敏感电路,功率放大器往往是干扰源。工作频
9 {2 c$ p. ]/ B率较低时,干扰源主要是通过线间耦合来干扰敏感电路;工作频6 K: j% O% S* U2 r. l5 l: b
率较高时,干扰源则主要是通过电磁辐射来干扰敏感电路。在, E* Q/ G' O+ e. B" d
数字电路中,高速重复信号,如时钟信号,总线信号等含有丰富
9 B( F, X/ r( k h的频率分量,是最大的干扰源,常对敏感电路构成威胁。复位电( ~- {% H/ b0 O3 Y! \
路、中断电路等是敏感电路,易受尖峰信号干扰,便数字电路不
2 [0 N: O. c3 C, x6 B) ]能正常工作。输入/输出电路(IO)和外界相连,也应该特别注' }1 g% |& n( V2 M7 s0 v# r( o
意。如果I/O电路紧靠时钟线等干扰源,不需要的高频能量就会1 U' ?' s4 B# E2 d0 s& U& J
( e5 y# d; J4 M5 s
7 ~" v) Q( l+ b. h) p" W( \9 r
# i) ^* u4 W ?2 [/ m |
|