EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
差分对的有关操作 对于差分对设计,尤其是高速电路时,差分要求等长处理,这是就会出现所谓的蛇形走线。 在下面的两幅图中体现了独立的差分对和多对差分对的处理方法。 在差分对中主要是放置 Net 和差分对符号。Net 放置时注意放置 Net 的后缀,“_ P”,"_N", 大小写都可以;另一个是放置差分对标号:【Place】【Driectives】 【Differential Pair】
) H. E5 D# U7 I图 1 差分对原理图
5 K+ p$ w" t5 |
图 2 差分对设置 差分对布线 P+I,
( p7 ?, ]# j; h# u
图 3 差分对原理图 原理图中缺少 net,或者 net 格式不正确,会出现 ERC 测试错误
- x( `9 G- ]; w8 C
图 4 差分对报错 没有放置差分对标号,在布线时,使用差分走线,会报错。
6 D+ c0 d, A* J& Z4 X) v# F% \图 5 差分对报错
0 k0 {2 p& K% v2 k5 ?6 D. f图 6 差分对在总线格式下
$ E" r' e B& \- o, z2 f2 v* q图 7 差分对总线格式下 PCB 布 |