找回密码
 注册
关于网站域名变更的通知
查看: 460|回复: 2
打印 上一主题 下一主题

[仿真讨论] 高速电路信号完整性建模问题的分析

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-7-24 10:43 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

建模指的是为元器件构造一种电气特征的描述模型。通过使用仿真工具对它进行分析并预测电压和电流波形。在现代高速PCB设计方法中,信号完整性模型的获取及验证是重点和难点之—。模型选取的好坏将直接影响信号完整性分析的结果。

  在工程应用当中有多种可以用于PCB信号完整性分析的模型,其中为常用的两种是SPICE和IBIS。下面分别作一简要介绍。

  “SPICE”

  SPICE模型是对电路中实际的物理结构进行描述,由于其性和多功能性,已经成为电子电路模拟的标准语言。

  SPICE模型由两部分组成:模型方程式和模型参数。前者可以把“SPICE”模型与仿真算法紧密地连接起来,从而获得更好的分析。

  “IBIS”

  IBIS(Input/Output Buffer Information Specification,输入/输出缓冲器信息规范)模型是一种利用一系列表格化的电压-电流(V-I)和电压-时间(V-T)曲线来描述有源器件I/O单元和引脚特性,对I/O缓冲器进行快速准确建模的方法。有源器件的IBIS模型的主要优点就是集成电路厂商提供器件的IBIS模型,可以不泄露I艺技术的产权信息,因而得到了各大集成电路厂商的欢迎和支持。

  IBIS模型的分析主要取决于V-I和V-T表的数据容量和数据。由于基于IBIS模型的PCB信号完整性分析采用查表计算,因而计算量较小。同等情况下,IBIS模型是SPICE模型计算量的1/10~1/100。

  无论是SPICE还是IBIS,模型的质量都严重地影响了仿真的。因此,在实际工作中必须坚持使用的、的、已通过验证的模型。$ n# H0 S8 m  X6 k


" A8 q2 o/ Q7 P, S! @

该用户从未签到

2#
发表于 2020-7-24 11:01 | 只看该作者
前者可以把“SPICE”模型与仿真算法紧密地连接起来,从而获得更好的分析。

该用户从未签到

3#
发表于 2020-7-29 10:44 | 只看该作者
好久没过来了,现在论坛很少人来了吗?
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-8 11:21 , Processed in 0.140625 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表