找回密码
 注册
关于网站域名变更的通知
查看: 358|回复: 1
打印 上一主题 下一主题

[毕业设计] 基于FPGA的四阶IIR数字滤波器

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-7-14 16:29 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
摘要:采用FPGA实现四阶IIR数宇滤波器,通过两个二阶节级联构咸数字椭圆低通滤波器。通带内波纹小于0.1dB,阻带衰咸大于32dB。
& t* ~+ g% ~2 \7 Q2 a8 B% m常用的数字滤波器有FIR数字滤波器和IIR数字滤波器。FiR 数字滤波器具有精确的线性相位特性,在信号处理方面应用极为广泛,而且可以采用事先设计调试好的FIR数字滤波器IP Core 来完成设计,例如Alrera公司提供的针对Alera 系列可编程器件的MegaCore, 但是需要向Altera 公司购买或申请试用版。另外,对于相同的设计指标,FIR滤波器所要求的阶数比IR滤波器高5-10倍,威本较高,而且信号的延迟也较大。IR滤波.器所要求的阶数不仅比FIR速波器低。而且可以利用模.拟謔波器的设计成果,设计工作量相对较小,采用FPGA实现的R涉波器同样具有多种优越性。
7 F- R" Q$ [7 T  g* j# p( C
游客,如果您要查看本帖隐藏内容请回复
3 E# {- g' q4 W6 ~2 w
8 O. L5 @' {$ |2 o1 d# p

. n: [( t8 ^. e3 H0 I7 n  V2 u" C: |; k! i# |* Q
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-28 08:09 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表