|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
摘要:采用FPGA实现四阶IIR数宇滤波器,通过两个二阶节级联构咸数字椭圆低通滤波器。通带内波纹小于0.1dB,阻带衰咸大于32dB。 u, V3 o: V2 r8 O( S' S
常用的数字滤波器有FIR数字滤波器和IIR数字滤波器。FiR 数字滤波器具有精确的线性相位特性,在信号处理方面应用极为广泛,而且可以采用事先设计调试好的FIR数字滤波器IP Core 来完成设计,例如Alrera公司提供的针对Alera 系列可编程器件的MegaCore, 但是需要向Altera 公司购买或申请试用版。另外,对于相同的设计指标,FIR滤波器所要求的阶数比IR滤波器高5-10倍,威本较高,而且信号的延迟也较大。IR滤波.器所要求的阶数不仅比FIR速波器低。而且可以利用模.拟謔波器的设计成果,设计工作量相对较小,采用FPGA实现的R涉波器同样具有多种优越性。# f% V5 E& l& i8 F
) P2 L) n! B3 p
8 D7 } o/ j; i& _* R: b" z# @
# G/ \+ D* d4 _' \" x
7 c& I% B& e& z8 h |
|