找回密码
 注册
关于网站域名变更的通知
查看: 355|回复: 2
打印 上一主题 下一主题

FPGA采集百兆高速信号

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-6-3 20:16 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
比较器将网线传输过来的差分信号转为单端信号,该信号时钟频率为100M,电平标准能满足FPGA的输入电平标准,波形质量尚可。* ~- n0 ?  |5 S) {
单端信号直接连接到FPGA,现在如果想用FPGA直接采集,应该怎么处理呢,是当作异步信号直接打拍吗,过采样的话时钟频率不够。% A5 e- W% D! K: w% W
时钟恢复目前来不及实现。
$ P. M( j, n6 M) y1 |

该用户从未签到

2#
发表于 2020-6-3 20:17 | 只看该作者
网线是差分信号,FPGA有对应的IP核(SGMII)来处理。收发的处理过程属于加串/解串,即serdes信号处理。IP核处理完成后变成Verilog可以处理的信号0/1., Y& k( N2 S, o# ^1 }

1 ?. L) j: O/ N  vGTX/SRIO/AURORA/PCIE/SGMII/MIPI等,都属于serdes信号。信号加串后,其通信速率800Mbps~nGbps,它不能通过普通IO口处理,必须通过serdes专用引脚处理。你说的100MHz是它的参考时钟,内部有锁相环倍频。
) l! F! c: l0 O7 B4 x4 B$ T1 O+ o$ |  V1 ~+ y8 x5 f& e; `8 ^
serdes信号编码有多种格式,常见8b/10b(低速)~128b/130b(高速)。

点评

网线上传输的就是100Mbps的信号,网线上传输的是FPGA直接控制的差分信号。接收端通过阻抗匹配,在比较器输出端恢复出单端信号,需要对这个单端信号进行采样  详情 回复 发表于 2020-6-3 20:17

该用户从未签到

3#
 楼主| 发表于 2020-6-3 20:17 | 只看该作者
sisisisisisiwww 发表于 2020-6-3 20:17
/ s' d4 |& M2 L! ~网线是差分信号,FPGA有对应的IP核(SGMII)来处理。收发的处理过程属于加串/解串,即serdes信号处理。IP核 ...
* @- R. Z! i0 `$ `5 M7 J8 f6 |. x
网线上传输的就是100Mbps的信号,网线上传输的是FPGA直接控制的差分信号。接收端通过阻抗匹配,在比较器输出端恢复出单端信号,需要对这个单端信号进行采样7 Z3 D0 C( X7 T" U4 N$ C
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-13 09:54 , Processed in 0.156250 second(s), 27 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表