找回密码
 注册
关于网站域名变更的通知
查看: 405|回复: 4
打印 上一主题 下一主题

[仿真讨论] 数字电路设计的信号完整性问题探讨

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-29 09:58 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
    文章介绍了数字电路设计中的信号完整性问题, 探讨了振铃、边沿畸变、反射、地弹、串扰和抖动等各种信号完整性问题的成因和抑制措施。针对常见的反射和串扰给出了较为详细的分析, 并提出具体的抑制措施。反射可以通过适当的端接措施来减小甚至消除, 而串扰可以通过减小平行走线长度、增加线间距及调整介质厚度等措施来抑制。
游客,如果您要查看本帖隐藏内容请回复

5 h$ I4 M; h) D# l( e! j6 i% s4 q' E. U  D; ]7 \
1 M1 D! d: S# w1 d' L3 y( U

9 G# t+ f/ G# P6 X9 X5 S" b* \5 V
" w3 h; |. \: v- W& z% x# g" F4 \* O! [8 |4 F

该用户从未签到

2#
发表于 2020-4-29 13:24 | 只看该作者
振铃、边沿畸变、反射、地弹、串扰和抖动等各种信号完整性问题的成因和抑制措施

该用户从未签到

5#
发表于 2020-4-30 13:13 | 只看该作者
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-18 14:48 , Processed in 0.125000 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表