找回密码
 注册
关于网站域名变更的通知
查看: 367|回复: 5
打印 上一主题 下一主题

[仿真讨论] 关于DM365板子信号完整性问题请教

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-4-22 11:05 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
我在画DM365的板子。在画内存ddr2与CPU的信号走线时,我并没有在信号上串接小阻值的电阻。我明白这样的小阻值电阻,在高频信号上起到减少或消除反射的噪音。
4 n% _% d4 D" X1 i) V6 b# A* m* Y这些信号走线,长度在850mil左右。线宽为4mil。% |& E8 s, W  A& |; n' M! c3 _
我想问,在这种情况下,我是否可以通过控制这些信号走线的阻抗,再通过仿真这些信号,找到比较适合的阻抗值,从而同样达到减少或消除反射的噪音,满足信号完整性的要求。
9 c: `1 H0 }0 x- g
  • TA的每日心情
    开心
    2024-2-21 15:59
  • 签到天数: 313 天

    [LV.8]以坛为家I

    2#
    发表于 2020-4-22 11:36 | 只看该作者
    一般是在地址线上加并联匹配,可以通过仿真扫描得到合适的阻值。

    该用户从未签到

    3#
    发表于 2020-4-22 11:36 | 只看该作者
    和制版厂说单端信号控制为50, 差分100即可。 DDR2按照规则布线即可。
  • TA的每日心情
    奋斗
    2020-5-7 15:54
  • 签到天数: 2 天

    [LV.1]初来乍到

    6#
    发表于 2020-5-7 16:13 | 只看该作者
    拓朴是怎样的?仿真看下是否有风险,裕量不太多就预留源端、末端匹配。
    您需要登录后才可以回帖 登录 | 注册

    本版积分规则

    关闭

    推荐内容上一条 /1 下一条

    EDA365公众号

    关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

    GMT+8, 2025-7-18 10:00 , Processed in 0.125000 second(s), 31 queries , Gzip On.

    深圳市墨知创新科技有限公司

    地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

    快速回复 返回顶部 返回列表