TA的每日心情 | 开心 2020-7-28 15:35 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。. T2 H! e5 e# w3 ?6 {6 l: J
以C2000处理器TMS320F28069芯片为例,本文将介绍使用该工具生成封装库的方法。" [+ P e1 ^! o0 L! n, \( \
Ultra Librarian的安装与bxl文件的下载
6 a+ r" J: @2 i& ]) @) _& xUltra Librarian软件可以在ti官网直接下载。在ti官网搜索TMS320F28069,在芯片主页打开质量与封装选项,页面下方可以看到bxl文件与Ultra Librarian软件的下载链接。$ O/ {! w U2 u! l# ^ c1 |/ F
3 I; R- D9 R/ \8 O( k& I Ultra Librarian软件按照默认安装即可。
) T: M/ J! f. P4 p4 y7 c' H) q2 o3 x) g: E
TMS320F28069封装中,下载LQFP100为例。2 w2 y- u4 F- d- u
! z# s& F/ X( c+ m" r! w$ w$ F
使用Ultra Librarian生成Cadence原理图与PCB封装
6 J0 w% s6 Q1 e% L' a8 ZUltra Librarian可以直接打开bxl文件,其中左侧为PCB封装预览,右侧为原理图封装预览(上面还有一个3D封装,我不知道是哪里来的…)。" V4 m! T( s( C$ k$ f3 l M8 s
+ e, {: d" A! _8 S5 s- x
Ultra Librarian软件设置如下:其中勾选Cadence allegro选项,注意选择自己的Cadence软件版本,本文以16.6版本为例。该选项对应PCB封装;同时勾选Cadence Allegro Capture选项,该选项对应原理图封装。
7 f! P& P8 V& @' y
. s: }+ G; J9 u3 k 点击Step 3. Export to Selected Tools生成封装。PCB封装生成过程中,需要调用Allegro软件。处理过程可能比较长,请耐心等待。
/ B1 f0 r" S. b! r% \5 T9 d8 j! E7 P/ F9 a
PCB封装的处理以及加入3D模型$ y" G( ^0 i- ^" B+ M
封装生成之后,可以打开Ultra Librarian输出文件夹(UltraLibrarian\Library\Exported\Allegro)中对应时间生成的文件,其中.dra .psm .pad文件均为必须文件,其中pz100代表中等密度封装,pz100-l代表高密度封装,pz100-m代表低密度封装。此时可以用Allegro软件打开dra文件查看具体封装。( D% h2 q2 A$ e' W
* ]* y$ A0 r T% Q; z9 { V
为了便于整理,可以将上述文件复制到自己的封装库文件夹中,本文中将其复制到C:\Cadence\mypcblib目录下。7 o) ^, }0 C' S. S' R( _- g
p- o. [( g6 l
为了使得PCB封装更接近于实际效果,可以下载其3D外形加入到封装中。这里推荐到3D ContentCentral下载3D封装。
0 D9 F& {9 z* F; T+ [8 n- ^) V" H 搜索LQFP100,选择合适的器件。
% `7 D/ ^$ u' f, C' [- ^7 M8 f! D9 s9 U
打开器件页面,选择STEP文件下载并保存在3D封装文件夹中,本文对应为C:\Cadence\step。
' i! ^$ {/ N# d! P/ o9 A3 S( K S7 [" P5 c; Z% V& ?5 r* w
打开Allegro软件,添加steppath路径。& s& Z0 g, e; v
% _9 b Z4 l4 p+ @% i% G
打开pz100封装,选择setup-Step Packaging Mapping,选择LQFP100并进行方向位置的微调,点击Save进行保存并退出。此时,如果Allegro调用该PCB封装,则会自动加载其3D模型。* e; t0 G8 V8 x j1 T0 B8 l
- Z6 K. l( m& A. \8 E% i) s2 U+ J
原理图封装的处理
1 q$ c: {8 V1 y7 w7 R; lUltra Librarian生成的封装需要经过Cadence导入方可使用。打开Cadence Capture软件,选择file-Import Design,打开UltraLibrarian\Library\Exported\orcad路径下对应的edf cfg文件,如图所示。
& o; _% D* ` g. Z8 h& T
$ s" @7 [- O7 I! ?6 }( ? 生成完毕后,文件夹内会出现OLB,即为原理图库文件。为了方便起见,可以将库里的元器件复制到自建库中,同时指定PCB封装为pz100。
( i" N% L* p+ C2 }新建工程进行测试
! v# A( X1 M5 \新建一个工程进行原理图与PCB封装测试。
6 J1 x( k& ?6 O
, R, p7 m# d) B* p 原理图中仅仅放置F28069,然后生成网络表并用Allegro软件打开。! r [2 X4 G, v$ l7 r% T
: X( x& c$ y/ G5 I6 i此时可以在Allegro软件中对该器件进行放置,选择3D方式进行查看,可以看到器件的3D效果。
" _) B, K, d3 \4 k6 }) `" x' h9 n% j3 f7 ?/ _" @
& N' p" S% t1 `) L6 x+ i* S9 F4 g4 W8 t$ @' c! d+ {& b
# ~' L- H2 C; s) C" S
3 W( c. ]+ p; G' ] D
& y9 F3 p3 v) ?8 F# E( a |
|