TA的每日心情 | 开心 2020-7-28 15:35 |
---|
签到天数: 2 天 [LV.1]初来乍到
|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
元器件的封装制作是原理图与PCB设计的第一步。自行设计封装固然可行,但通常要花费一定时间。使用芯片厂家提供的封装库是一个便捷的手段,尤其对于具有通用性的PCB封装。例如德州仪器公司与 Accelerated Designs公司合作制作了自己几乎全部元器件的封装库,整合为bxl文件,可以使用Ultra Librarian创建cadence原理图与PCB封装。
9 j% S4 {2 O4 c8 J: t以C2000处理器TMS320F28069芯片为例,本文将介绍使用该工具生成封装库的方法。2 ] s% u) X$ K6 Y; L
Ultra Librarian的安装与bxl文件的下载
; v- o, n1 X8 u3 u HUltra Librarian软件可以在ti官网直接下载。在ti官网搜索TMS320F28069,在芯片主页打开质量与封装选项,页面下方可以看到bxl文件与Ultra Librarian软件的下载链接。
4 c2 ?* ]- `' b8 v
' P/ S/ s& Q9 m, E Ultra Librarian软件按照默认安装即可。
8 O$ ]4 a: K2 l; j' V2 g9 {, O9 @, ]4 ^8 J7 x0 }% z$ E
TMS320F28069封装中,下载LQFP100为例。
& D5 A% I: ~* f( ?* X F/ @9 r7 E9 A- c9 f% \. Q9 h5 |
使用Ultra Librarian生成Cadence原理图与PCB封装8 @; M) z. R6 b- H
Ultra Librarian可以直接打开bxl文件,其中左侧为PCB封装预览,右侧为原理图封装预览(上面还有一个3D封装,我不知道是哪里来的…)。! ?1 a/ q" r. K0 _( T+ k. s; W
/ Z1 G* C/ I9 ] Ultra Librarian软件设置如下:其中勾选Cadence allegro选项,注意选择自己的Cadence软件版本,本文以16.6版本为例。该选项对应PCB封装;同时勾选Cadence Allegro Capture选项,该选项对应原理图封装。% @2 U/ _+ ^- h6 s" M
. V9 d7 D1 t% _8 J3 [ 点击Step 3. Export to Selected Tools生成封装。PCB封装生成过程中,需要调用Allegro软件。处理过程可能比较长,请耐心等待。
4 V' D$ a3 I% k0 v+ l
4 ?3 `, R$ A+ U0 r( G) z2 [- iPCB封装的处理以及加入3D模型; D9 ?: a5 e/ i+ ]0 e& ^- m2 L* x. E
封装生成之后,可以打开Ultra Librarian输出文件夹(UltraLibrarian\Library\Exported\Allegro)中对应时间生成的文件,其中.dra .psm .pad文件均为必须文件,其中pz100代表中等密度封装,pz100-l代表高密度封装,pz100-m代表低密度封装。此时可以用Allegro软件打开dra文件查看具体封装。% A' }9 h5 Y6 ~8 m" V
! c7 L2 P$ ?/ J* ]7 Z
为了便于整理,可以将上述文件复制到自己的封装库文件夹中,本文中将其复制到C:\Cadence\mypcblib目录下。( m" m+ r0 x4 q5 w) c7 E
& U0 ]9 b" h) P0 t' Y* Z
为了使得PCB封装更接近于实际效果,可以下载其3D外形加入到封装中。这里推荐到3D ContentCentral下载3D封装。
( o' ]% s7 Y; t# V3 r 搜索LQFP100,选择合适的器件。
3 T h8 M) ]' e' B' J, w" k- q4 w: X/ Q: {+ ]) F0 ]8 V
打开器件页面,选择STEP文件下载并保存在3D封装文件夹中,本文对应为C:\Cadence\step。, G% _! C. [' B* ]7 x% L! G& ?
& z2 j! H+ \; ]7 o' B
打开Allegro软件,添加steppath路径。+ w! B$ ?, ^* ]* Z
- D' [* N3 Q% m1 E
打开pz100封装,选择setup-Step Packaging Mapping,选择LQFP100并进行方向位置的微调,点击Save进行保存并退出。此时,如果Allegro调用该PCB封装,则会自动加载其3D模型。! e3 q$ e. q+ q ]
7 F. C, U; D* I3 r" `
原理图封装的处理5 s# i$ L* Z7 v, @ s4 u8 J
Ultra Librarian生成的封装需要经过Cadence导入方可使用。打开Cadence Capture软件,选择file-Import Design,打开UltraLibrarian\Library\Exported\orcad路径下对应的edf cfg文件,如图所示。1 |4 w w9 D+ t$ R
1 H" m. Z e; b9 B( G 生成完毕后,文件夹内会出现OLB,即为原理图库文件。为了方便起见,可以将库里的元器件复制到自建库中,同时指定PCB封装为pz100。/ s8 v6 l* _" X$ e! |' M- T
新建工程进行测试1 x! s5 u% I' ^! j5 v5 a
新建一个工程进行原理图与PCB封装测试。, m6 }7 N9 x" x3 _+ b; }
( [$ H/ e& c5 T- [7 l/ Z; _ 原理图中仅仅放置F28069,然后生成网络表并用Allegro软件打开。
! ^" Z: v: }) m5 L! i# b O7 w: a" Z8 P
此时可以在Allegro软件中对该器件进行放置,选择3D方式进行查看,可以看到器件的3D效果。
* Y4 u0 M6 U h
8 ?' }& T$ J- x( A& L. N/ S% G9 {* d) t; } v) m) p2 z: {3 k7 B
" \- @* o1 R4 R$ H7 O* z
) O2 o# W: Z/ q' W
+ B2 ~1 n$ U8 ^" o
& R! G: @. Z/ ? |
|