找回密码
 注册
关于网站域名变更的通知
查看: 658|回复: 1
打印 上一主题 下一主题

[技术讨论] 源端串联端接详解

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-18 11:46 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

记得刚接触SI的时候最先遇到的信号完整性问题就是过冲和振铃,产生过冲和振铃的最直接原因就是传输通道阻抗不匹配,抑制过冲和振铃最有效的方法就是做好源端阻抗匹配。什么是源端阻抗匹配?我们定义驱动的输出阻抗为R_0,源端端接电阻为R,传输线阻抗为  R_L  。源端阻抗匹配就是指 R_L=R_0+R 。源端串联端接除了对端接阻值有要求,还经常要求要把端接电阻靠近驱动端放置,这样做的目的是什么呢?下面我们就从串阻阻值和放置位置来详细讨论一下源端端接需要注意的问题。

: [8 w. n# h6 o) n

如下图1-a所示,我们假设驱动器的内阻为10 ohm,传输线阻抗为50 ohm,通道末端为开路。其实,实际电路在工作的时候,末端通常是高阻状态,也就是和开路差不多。末端开路,也就意味着全反射,这时在末端侦测到的电压就应该是入射电压的2倍。我们分三种情况,分别是驱动内阻加上端接电阻大于、小于和等于传输线阻抗。验证一下端接电阻阻值变化对信号的影响。
+ z7 P) v; p; ^+ ^

图1-a

R取值分别为0ohm,40ohm,70ohm。按照电路串联分压理论,初始进入A点的电压为  ,表示驱动器原始电压,末端全反射,则初始B点电压为如下图1-b所示,感兴趣的朋友可以自己计算一下,仿真结果和计算结果是吻合的。

图1-b

我们姑且把驱动器内阻加上源端串联电阻一起称为源端阻抗吧。由图1-b可知,当源端阻抗小于传输线阻抗的时候,信号过冲比较厉害。当源端阻抗大于传输线阻抗的时候,会出现输出电压不足的情况,这两种情况都是我们不愿意看到,最好的做法就是通过仿真,选择合适的源端串联电阻,使之与传输线阻抗相匹配。

  @* X8 V& S$ J+ F

, G- Z, [+ g0 G  m% K% O4 ^
源端串联端接除了阻值选择很重要,电阻的摆放位置对输出信号有什么影响呢?如下图2所示,经常会有设计部的同事过来问我,串联电阻是靠近驱动端好呢,还是靠近接收端好?


: W1 O7 m2 n- R8 T; [9 h

# j7 G& x. r) j7 f9 G) B0 ^. A
图2

- c7 \8 K& Z, U/ t+ S
下面通过仿真来看一下。如图3所示,驱动端到接收端的传输延时一定,改变端接电阻的位置,仿真结果如下图4所示。8 i$ m3 g  |, h4 _7 \: ^

) m. i5 }* P# I# t7 d
图3
6 W% ~( t3 w' K+ r# F
; C0 a" q( H& ]! y; e3 L图4

4 }# A; a- M3 D' [8 m2 Q" O
由上图4可知,端接电阻越靠近接收端,信号过冲越大,端接电阻靠近驱动端效果最好。为啥?因为我们选择的端接电阻阻值一般小于传输线阻抗,也就意味着串阻与传输线阻抗是不匹配的。当把串阻靠近接收端时,初始加载到传输线上的电压和没有端接的情况是一样的,由于阻抗的不匹配,信号会在源端与串阻之间来回反射,当把串阻完全放到接收端时,全反射就会完全发生,相当于没有加串阻。

1 L. |0 I# F- u& W* t5 n: K

该用户从未签到

2#
发表于 2020-3-18 13:14 | 只看该作者
虽然大家都知道结果,但是还是对用仿真点赞
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-26 22:28 , Processed in 0.093750 second(s), 23 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表