找回密码
 注册
关于网站域名变更的通知
查看: 494|回复: 1
打印 上一主题 下一主题

[技术讨论] 高频电子电路电磁兼容设计要点盘点

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2020-3-10 10:40 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
电磁兼容的问题常发生于高频状态下,个别问题(电压跌落与瞬时中断等)除外。高频思维,总而言之,就是器件的特性、电路的特性,在高频情况下和常规中低频 状态下是不一样的,如果仍然按照普通的控制思维来判断分析,则会走入设计的误区。比如:
  电容的高频等效特性
  电容,在中低频或直流情况下,就是一个储能组件,只表现为一个电容的特性,但在高频情况下,它就不仅仅是个电容了,它有一个理想电容的特性,有漏电流(在 高频等效电路上表现为R),有引线电感,还在导致电压脉冲波动情况下发热的ESR(等效串联电阻),(如图)。从这个图上分析,能帮我们设计师得出很多有 益的设计思路。第一,按照常规思路,1/2πfc是电容的容抗,应该是频率越高,容抗越小,滤波效果越好,即越高频的杂波越容易被泄放掉,但事实并非如 此,因为引线电感的存在,一支电容仅仅在其1/2πfc=2πf L等式成立的时候,才是整体阻抗最小的时候,滤波效果才最好,频率高了低了都会滤波效果下降,由此就可以分析出结论,为什么在IC的VCC端都会加两支电 容,一支电解的,一支瓷片的,并且容值一般相差100倍以上多一点。就是两支不同的电容的谐振频率点岔开了一段距离,既利于对稍高频的滤波,也利于对较低 频的滤波。

% `" C+ W3 C- t$ ^; @

该用户从未签到

2#
发表于 2020-3-10 15:51 | 只看该作者
因为引线电感的存在,整体阻抗最小的时候,滤波效果最好
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-6-27 02:21 , Processed in 0.078125 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表