找回密码
 注册
关于网站域名变更的通知
查看: 672|回复: 1
打印 上一主题 下一主题

怎样在Altium Designer中进行DDR布线规则

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-18 10:39 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x

  b9 C0 ~3 |2 h% M4 B(1)首先了解下 DDR2 信号的组成:7 M3 A4 k& m5 ^# @
我用的DDR2芯片型号为:MT47H64M16HG
/ I  }8 H# P* C: @, ~7 G0 R! h
3 n' z4 c# u4 Y& K6 N2 z封装:0 Z' y& W# Y! S! X

0 K( N( |6 n+ T' v. M6 s0 l9 g7 h5 Q 1 g" q7 ?6 F  K$ g$ Z
+ ]; q, q: ?; _
引脚定义:: D* O2 z9 N' o+ \5 E& S7 v

. h  ]: h  e- w" E$ B+ s
* a9 H$ Z' U( G0 v- W8 k* e+ u
, E1 o0 \( ^) h% B1 n 9 u# V) d% R+ N+ @

2 W( T& \' t+ {) o3 v5 a原理图:
2 n- x3 w. o, ?" _4 I0 w9 F/ U2 X/ r% h* j$ J$ u# Y9 L
3 g1 \. j/ @8 N
# J4 k2 j9 J. \2 J  p: j. k% L
数据线和地址线:; g8 F/ Y9 I  V" @. q/ M9 K/ Y
# \2 }6 N4 R9 E
数据线:DQ[0-15],DQS,DM,(时钟信号)CK/CK#/ w8 ~* g2 c& a9 t
8 A6 S5 W* W- M2 l
地址线:A[0-15],BA[0-2],(控制信号)CS/WE/RAS/CAS,CKE、ODT
# V$ Q  F3 I% C$ C. a! X2 D8 v/ O, y( }% I0 i4 k

该用户从未签到

2#
发表于 2019-12-18 16:14 | 只看该作者
写一半,人呢
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-11-6 05:00 , Processed in 0.156250 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表