找回密码
 注册
关于网站域名变更的通知
查看: 367|回复: 2
打印 上一主题 下一主题

Verilog HDL数字电位器ADN2850的串口控制

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2019-12-12 13:13 | 只看该作者 |只看大图 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
Verilog HDL数字电位器ADN2850的串口控制
& A+ D. R+ k8 O; R# r+ M
4 B3 F( f  Y' w, S4 v. C
引 言
- ~5 L3 H- X2 t! }( ~/ x) T    数字电位器是利用微电子技术制成的集成电路,它是依靠电阻阵列和多路模拟开关的组合完成阻值的变化。它没有可动的滑臂,而通过按钮输入信号,或是通过数字输入信号改变数字电位器的阻值。数字电位器由于可调精度高,更稳定,定位更准确,操作更方便,数据可长期保存和随时刷新等优点,在某些场合具有模拟电位器不可比拟的优势。, E& B8 J. Y. b; [' {* V
" L4 E- c. P% a% ^. P2 N) f
, C9 u5 O6 v( |- H* b! ^
1 ADN2850的基本结构和工作原理5 c) A9 j0 O/ @
    ADN2850是ADI公司的双通道,1 024阶非易失性数字电位器。温度系数仅为35 ppm/℃。其功能模块图如图1所示。它的输出电阻W和B之间的阻值主要由中间寄存器RDAC中存储的值决定。RDAC的值可以由外部指令直接赋予或者从内部非易失性存储器E2MEM中载入。E2MEM中的值可以被修改或者被保护。当RDAC中的值被改变后,新的值也可以被存入E2MEM中。之后,新的值将在系统重新上电后自动加载到RDAC中。; R! _( u3 _! B

2 d" D) C/ R$ H% A# s! l' l( ]8 Q% @' l! `5 [* y% ^
账   ADN2850的指令系统包含16种模式,通过一个标准spi串行接口传送24位命令字决定,高位在先。24位命令字的前4位是命令,接下来4位是地址,后面16位是数据。这些指令可以用于RDAC的值的写入,E2MEM值的改写与复原,电阻值的回读等。" W: |! S+ {- W7 L( V4 f

! P" {4 ]7 K% h
2 o+ K( I; z* O( \8 X' q5 q- a2 SPI接口简介6 _! G) c& X9 H
    SPI是一种高速的,全双工,同步的通信总线,并且在芯片的管脚上只占用4根线,节约了芯片的管脚,同时为PCB的布局上节省空间。正是出于这种简单易用的特性,现在越来越多的芯片集成了这种通信协议。
7 R! G1 j7 K& |    SPI的通信以主从方式工作,这种模式通常有1个主设备和1个或多个从设备,一般需要4根线,事实上3根也可以(单向传输时)。其也是所有基于SPI的设备共有的,它们是SDI(数据输入),SDO(数据输出),SCLK(时钟),CS(片选)。由SCLK提供时钟脉冲,SDI,SDO则基于此脉冲完成数据传输。数据输出通过SDO线,数据在时钟上升沿或下降沿时改变,在紧接着的下降沿或上升沿被读取。完成1位数据传输,输入也使用同样原理。这样,在至少8次时钟信号的改变(上沿和下沿为1次),就可以完成8位数据的传输。ADN2850的SPI接口的4根引脚线分别是SDI,SDO,CLK,CS。
0 X/ H0 ~  U  a    这里利用FPGA对SPI接口进行配置。为了方便对输入SPI的指令的随时改变,而不需要程序的重复写入,24位指令通过串口输入到FPGA。串口通信由微机上的串口调试助手协助进行。由于少了重新写入程序的时间,从而调试速度和效率明显增高。6 ]2 ]' n/ H( h# L+ u
) l( R3 x$ O7 N6 F+ P0 U: x) b: A3 ]
, v' B) o4 c0 N
3 串口简介
6 }: u8 r' R& C    串口是计算机上一种通用的设备通信的协议,可以用于获取远程采集设备的数据。
  u  H" Z# j$ E8 N2 a0 B    串口按位(b)发送和接收字节。通信使用3根线完成:地线、发送、接收功能。由于串口通信是异步的,端口能够在一根线上发送数据同时在另一根线上接收数据。其他线用于握手,但不是必须的。串口通信最重要的参数是波特率、数据位、停止位和奇偶校验位。波特率是衡量通信速度的参数,它表示每秒钟传送的bit的个数。数据位则是衡量通信中实际数据位的参数。停止位一般是为了平衡两个系统的时钟而在实际数据位结束后传送的。奇偶校验位是串口通信中检错的一种方式,没有校验位也可以。整个系统的连接框图如图2所示。
5 R. ?# d0 W+ H$ N. f8 ^- @
  `3 V7 S9 u( m. z2 P3 C $ \1 v% t0 x2 _" x
+ b! b  u( _5 g; o" @* q
4 ADN2850的串口控制' U8 i7 k4 R( X; ~, _" L
    用串口控制ADN2850的流程图如图3所示。一旦有指令从串口发送,就重新经FPGA后写入ADN2850。
5 F4 G8 t5 }' _+ [
6 `- i' K* L: A* s
, {0 K& u; Q2 S% z6 p
7 P. _$ ^: f' X4 V" NVerilog HDL程序分为3个模块,分别为复位rstgen模块,串口接收datagen模块和SPI接口操作spi模块。24位指令由微机输入,经串口接收模块后输出1个24位数据和1个标志位,用于SPI接口模块把数据传入ADN2850中。  i: ]& h4 X% |4 q7 |
账   datagen模块关键程序如下所示(相关变量声明省略): 5 q- q6 k$ z3 L' w6 q
* D" N7 w. b( N# N

  M" t% M' y3 L5 T: B1 e: M ) d/ n: i# I' w1 O+ [- \5 C
  U* W: q9 a3 B& p( L( O& s

9 w- Z9 g. [) D; D* p# B) S5 z6 `; `) b
    该程序已经通过前仿真,并在ALTEra公司的EP2C70 FPGA上通过了验证,达到了预期的效果。6 r6 L" ^* n1 d/ M" h
5 结 语3 |# X: _6 F6 q: H3 h" w
    通过串口的应用,ADN2850的控制过程变的很方便。而串口本身连线简单占用资源少,应用也比较广泛,所以数字电位器ADN2850的串口控制不失为一种可行的方法.
$ g# p% t+ R2 U; ]; s: ]

Verilog HDL数字电位器ADN2850的串口控制4.jpg (85.3 KB, 下载次数: 0)

Verilog HDL数字电位器ADN2850的串口控制4.jpg

该用户从未签到

2#
发表于 2019-12-12 14:03 来自手机 | 只看该作者
太详细了,谢谢

该用户从未签到

3#
发表于 2022-9-7 16:05 | 只看该作者
Verilog HDL数字电位器ADN2850的串口控制
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-10-5 23:26 , Processed in 0.140625 second(s), 26 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表