|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
0 I) |* x, `( @5 O下图为一个分立器件搭建的BUCK电路,但是不明白图中的两个肖特基二极管(D1.D2)的作用是什么
! N7 L( l8 R7 V' E7 N0 h, K$ ~& k1 P9 O1 V! t: |2 C
3 v, E: E4 C. w: ]$ g Z" O8 `! B7 h0 Y6 v. k: H4 z+ D
; L$ c S( T& Z! A, d4 t, v
8.3.2 肖特基箍位
* H2 Z" T5 m& H% e提高晶体管开关速度的另一个方法是利用肖特基二极管箍位。这种方法是74LS、74ALS、74AS等典型的数字IC TTL的内部电路中所采用的技术。
: ]' Q! x" g I3 H& {图8.14是对图8.5的电路进行肖特基箍位的电路。所谓肖特基箍位在基极-集电极之间接入肖特基二极管。这种二极管不是PN结,而是由金属与半导体接触形成具有整流作用的二极管,其特点是开关速度快,正向电压降Vμ比硅PN结小,准确地说叫做肖特基势垒二极管。这里的肖特基二极管采用1SS286(日立)。( W3 e3 U" ]! L, F1 h% E
照片8.7是给图8.14的电路输入100kHz.0V/+5V方波时的输人输出波形。可以看出其效果与接入加速电容(参见照片8. 6)时相同,晶体管从导通状态变化到截止状态时没有看到时间滞后。! k( h# }8 }, S
图8.15是图8.14的电路中晶体管处于导通状态(输出为0V)时的动作。如图8.16所示,肖特基二极管的正向电压降V比晶体管的Vm小(图8. 14电路中的Vp≈0.3V),所以本来应该流过晶体管的大部分基极电流现在通过D.被旁路掉了。这时流过晶体管的基极电流非常小,所以可以认为这时晶体管的导通状态很接近截止状态。. K) y+ a1 y: F1 r1 b6 ]" K
因此,如照片8.7所示从导通状态变化到截止状态时的时间滞后非常小(基极电流小,所以电荷存储效应的影响小)。照片8.7中,输出波形由0V变化到+5V
/ x4 B; z& }* i
" F- x( Z. e8 z' ^- a" Y
, p* |3 G% }# c1 _ g
* p# L! C8 e/ s/ w- [( ^& c4 q5 O; m) p5 u- P% z9 L6 Z
% a E- k6 W, r9 N8.3.3 如何提高输出波形的上升速度
3 R1 P) M) d, V {& g& `9 C, X照片8.8是图8. 14所示的电路中R:= 1kQ时的开关波形(输入信号是100kHz、0V/+5V的方波)。可以看出当R,小时由于低通滤波器的截止频率升/ [. O6 k% D/ d( G+ l) T9 s" \6 R8 S: z
高,所以输出波形从0V变化到+5V时的上升速度加快了。加速电容是一种与减小R值等效的提高开关速度的方法(减小R值,也会加快输出波形的上升速度)。肖特基箍位可以看作是改变晶体管的工作点,减小电荷% U& `, j# ?9 t- C, R% Y
存储效应影响,提高开关速度的方法。+ v0 S1 V* X6 b# E# t* ^/ }
+ F' G4 Y* {. [" Y8 L
0 Y: s2 R& c( w u& ]: o6 {' i. K* c
$ D& _4 _ e y Z
由于肖特基箍位电路不像接人加速电容那样会降低电路的输入阻抗,所以当驱动开关电路的前级电路的驱动能力较低时,采用这种方法很有效。
. c. E0 P: h% `1 J6 S( V在设计这种电路时需要注意肖特基二极管的反向电压VR的最大额定值。肖特基二极管中某些器件的Vg最大额定值非常低(高频电路中应用的某些器件仅为$ m8 t. f8 M* d
3V)。图8.14的电路中因为晶体管截止时电源电压原封不动地加在D.上,所以必须使用Vx的最大额定值大于5V的器件(1SS286是25V)。
1 d, D [# m8 `9 y! a/ _9 N$ A7 S
7 X) a$ }( g( c( O; g
5 ?# i, A, K1 G* v, W
3 Z) P. k' [- c4 A3 {5 l' ^ |
评分
-
查看全部评分
|