|
EDA365欢迎您登录!
您需要 登录 才可以下载或查看,没有帐号?注册
x
如图1所示,这是一个输入到IC的电路。该IC工作电压为3.3V,工作电流11.5毫安
' a' ]! T' J& b- _+ k% U" l0 Y2 G' _! X0 r2 ]+ B( D: Y$ o5 T
R5应该是起下拉作用,也可以说是并联分流(不知道表述是否正确),那么R4的作用是什么呢?避免杂讯影响电源?如果是,为什么取值为100欧姆?! N6 M1 }" E1 y t# w
# n0 q: H; _! t
: [. A% h4 Z/ E, c' S0 ]6 ^0 T, A& g
" C, i7 B& g" h再如图2,这是一个cpld(工作电压3.3V、输出电流20ma~30ma)的输出,经100欧电阻后,去驱动另一个模块(该模块对电流没有明确要求,电压要求为5V)。CPLD在综合的时候把该管脚设置成LVTTL了。为什么是100欧呢?小弟觉得好像不合理,但实际上它是能正常工作的...理解不通~; p3 f! d' I. v
6 W4 \/ S8 S4 A! u: L9 d
, `6 L, ^$ V& C7 z' M3 `欢迎大家拍砖! |
-
1.jpg
(14.14 KB, 下载次数: 2)
-
2.jpg
(14.19 KB, 下载次数: 3)
|