找回密码
 注册
关于网站域名变更的通知
查看: 2417|回复: 2
打印 上一主题 下一主题

发个超实用的资料:Cadence SPB 15.7 快速入门视频教程,

[复制链接]

该用户从未签到

跳转到指定楼层
1#
发表于 2009-7-18 21:34 | 只看该作者 回帖奖励 |倒序浏览 |阅读模式

EDA365欢迎您登录!

您需要 登录 才可以下载或查看,没有帐号?注册

x
cadence SPB 15.7 快速入门视频教程,, y& h+ x% Y6 B! S4 c( K. o; G! I
www.sig007.com 于博士信号完整性网上发现的,
懂中文的都能学会,超简单,非常适合初学者

! w: Q" F( q1 q5 y: M/ k; C! Y* n
2 N" _1 r  N' {, G4 w; B
给大家发个视频教程完整版的目录:" f/ y9 P: J$ ^1 j# k3 U
1  X! a, I! b4 Y1 G: e' G/ U
课程介绍,学习方法,了解CADENCE软件
2
" x. b/ h8 V( |- x9 O创建原理图工程,创建元件库
3
5 w4 F2 T" b- e1 j, _! H分裂元件的制作方法
1homogeneous heterogeneous 的区别
2、创建homogeneous类型元件
3、创建heterogeneous类型元件
45 [9 [" ~. P& [/ v0 e; `
正确使用heterogeneous类型的元件
1、可能出现的错误
2、出现错误的原因
3、正确的处理方法
53 `1 q5 x* d6 G) h2 ~/ g
加入元件库,放置元件
1、如何在原理图中加入元件库
2、如何删除元件库
3、如何在元件库中搜索元件
4、放置元件
5、放置电源和地
65 q8 j2 _2 ~7 O, {
同一个页面内建立电气互连
1、放置wire90度转角,任意转角
2wire的连接方式
3、十字交叉wire加入连接点方法,删除连接点方法
4、放置net alias方法
5、没有任何电气连接管脚处理方法
6、建立电气连接的注意事项
73 d# @/ `" V4 F8 a; ~/ C' _  `
总线的使用方法
1、放置总线
2、放置任意转角的总线
3、总线命名规则
4、把信号连接到总线
5、重复放置与总线连接的信号线
6、总线使用中的注意事项
7、在不同页面之间建立电气连接
8 browse命令的使用技巧
1、浏览所有parts,使用技巧
2、浏览所有nets,使用技巧
3、浏览所有offpage connector,使用技巧
4、浏览所有DRC makers,使用技巧
9
# d3 c+ n1 T! L0 w搜索操作使用技巧
1、搜索特定part
2、搜索特定net
3、搜索特定power
4、搜索特定flat nets
10
: c8 y1 C* D; p% _% _  ]. s3 m元件的替换与更新
1replace cache用法
2update cache用法
3replace cacheupdate cache区别
112 b2 b( L1 u; p
对原理图中对象的基本操作
1、对象的选择
2、对象的移动
3、对象的旋转
4、对象的镜像翻转
5、对象的拷贝、粘贴、删除
12
. n4 @, c; V+ T) K+ J7 i杂散操作
1、修改元件的VALUE及索引编号方法
2、属性值位置调整
3、放置文本
4、文本的移动、旋转、拷贝、粘贴、删除
5、编辑文字的大小、字体、颜色
6、放置图形
13
8 t$ [$ b( R' k4 }1 p6 `如何添加footprint属性
1、在原理图中修改单个元件封装信息
2、在元件库中修改封装信息,更新到原理图
3、批量修改元件封装信息
6 B! {- ^/ D$ K* Y+ a/ V) e7 A
两种方法:(19 P; e' `& M8 `* x9 ~0 c( \
直接针对元件修改,(2)在property editor中选择元件修改
42 y% v/ M. C5 l% W
检查元件封装信息是否遗漏的快速方法
14
, U# ^" A8 m4 g( C; i' e5 |生成网表
1、生成netlist前的准备工作
2、生成netlist方法
15- v. o( W1 A1 W; u$ k
生成元件清单及打印
1、生成元件清单
2、打印原理图
********** orcad Capture CIS 到此结束************
16
+ L0 U) a# j3 {高速电路设计流程,本教程使用的简化流程
17 allegro常用软件模块介绍,各个软件模块之间的关系
18 Allegro PCB Editor 软件操作界面介绍
19 allegro中两个重要的概念:classsubclass是什么。
20
9 }% O. [2 _1 V; V& p% }简单零件封装制作
Ø
$ b* F" }9 u0 `6 Z2 wAllegro零件库封装制作的流程步骤。
Ø
5 v* N1 o/ q7 r2 `+ u规则形状的smd焊盘制作方法。
Ø2 e5 |3 b- n4 F" l& \) ?
表贴元件封装制作方法。
Ø: d9 m4 p1 u+ {5 @; Y/ K
0805贴片电容的封装制作实例。
21
Ø
; D& `4 K. R, p, w! cBGA272封装制作 TI DSP6713
Ø
2 c: s, u5 I3 r. Q* {$ W如何设置引脚名称,如何修改引脚布局
22
& t4 T- a) T! m3 D8 ?: S+ ^( r& j如何创建自定义形状焊盘
23 SOIC类型封装制作
24 PQFP类型封装制作,学习引脚的旋转方法
25
* z  f" R' C0 N6 ]" ~3 L  l7 p: j包含通孔类引脚的零件制作,零件制作向导的使用
26
1 K" C3 ~# _! L  N$ p0 _# U包含非电气引脚的零件制作方法
27' \2 S9 @( @  M( }, Y; Q' ^
创建电路板
28
; o7 ~! C2 Q/ _: D" G* q设置层叠结构,创建内层电源和地平面
29. \; `2 e# m3 j' l/ V: q1 A5 U
导入网表,栅格点设置,DRAWINGOPTION设置
304 O. Z3 o0 T* b! k) f
手工摆放零件
314 i) |' B, a- R. ~+ v" O$ g# q
使用原理图进行交互式摆放
32
$ n1 X5 P7 J2 f% d, n: Z& z按原理图页面进行摆放
334 ?* o/ D& _4 x4 z5 [/ ?2 \' Y
使用AllegroPCB Editorroom摆放
348 |5 h' j9 }4 b" A0 V+ `, U) u' c
使用OrCADCapture CISroom摆放
35
2 l# g- A/ V% s. L' m% U快速布局,摆放过程中如何自动定位找到零件
36 PCB布局基本知识简单介绍
377 M2 H0 a% ^  U( ]- [3 P; l3 G
约束规则设置对话框简介,各部分关系
38
- V% E6 K& {3 w: I8 Q0 i( l. Z约束规则设置方法
39
5 w2 i- Q  v; d0 c/ A线宽线距约束规则设置示例
405 D' U$ }  |' O* l
区域约束规则设置示例
41, R+ s( q. G2 X
Ø
8 j9 R4 s% `: _/ t, f设置器件模型,加载模型库,赋予器件模型
Ø
  f1 E; W' t! ?Constraint manager objects显示设置
Ø
7 e3 r4 W5 Y8 [( p  M- m6 F创建总线
42( Z+ j' Y" e) W
设置拓扑约束(方法1
43
- [6 t) v" c+ N, @- w) z设置拓扑约束(方法2
44% G) D& J6 [5 T6 n8 F5 f  ~
线长约束规则设置
45
% F2 Q  k8 ?/ a0 f) ^2 C6 ~相对延迟约束规则设置
46: A4 U# g) Z5 B! c
差分约束规则设置
47
+ T1 |! N2 J9 t* L  Q- K布线准备
Ø: `) P( S3 q5 y' Y* j0 d4 ^- ?
布线准备:设置颜色
Ø0 m* W  V  s( G7 b9 d  d  b* ~
布线准备:特殊方式显示电源网络的飞线
Ø
: [' Y. ]% U( u% o9 q# Z0 x, g1 A6 p布线准备:网络的高亮设置
Ø
1 a3 ^8 ?& C$ [; f. b& p布线准备:DRC标记显示方式
Ø
. f( f* @+ W* k' m' A布线准备:布线栅格点设置
Ø
! j9 Q: C% D( f) T# m布线准备:飞线显示的开关
Ø
; W  c* u( |8 V5 g布线准备:用不同的颜色同时高亮不同的网络
48 BGA零件的自动扇出
49  @5 L# V0 M& {4 K
手工布线、控制面板中内容解释
50
' J, W9 X7 r$ Y" y) [8 \9 |9 j走线
Ø
2 Y: u& j$ ?/ a: H. p3 Q5 Y  {+ Y走线:拉线
Ø
3 ~0 @' ?7 H  }- Q/ \6 z5 R3 D1 q% X走线:加过孔,换层
Ø/ D& g! |4 U/ b* @+ y
走线:控制线宽
Ø
' M& ?7 P; o( M& N$ x走线:推挤、抱紧
Ø0 A: a2 |& G% d  U% a9 f) [
走线:抓焊盘
Ø3 O( r3 ~' n8 g! {! M# V
走线:替换走线
Ø
4 D3 l( X7 m5 A8 t  `走线:自动完成
Ø
1 Y' `% B! d$ K0 o: E* m9 e7 Y走线:控制出线方向
51
. {' M# S: l2 i. n. {2 l0 ^群组布线
52
0 z# e' g1 P" t5 ~: A布线过程中实时信息显示
Ø
2 f0 |& I+ k9 N& c2 t6 u: B/ a6 W布线时显示延迟以及相对延迟信息
Ø' T. h+ O9 j! Q4 }$ B/ J. q
动态显示走线长度
538 y4 X  b1 W( `  N" B! N
差分布线方法
Ø
0 c3 A( I, }1 v4 `- }& v伴随走线
Ø$ {0 ~; w2 c+ T( V6 f9 @
单根走线模式
Ø. H# l  Y2 }" R5 C4 Y/ n6 t
添加过孔
Ø/ B& K9 z1 t& C1 P
自动分离与靠拢
54+ {) r2 h, z7 K
高速网络布线
Ø
) R& f8 R" u8 y6 }1 Y, W; DT形连接点的网络走线方法
Ø
% }  [/ @( F/ v1 m0 u8 q蛇形走线方法
Ø
5 k9 c$ M0 F3 q1 c6 ^! b5 L- V修线
55
% S8 ?' I5 v" d铺铜操作
Ø, q& K/ \: G8 n" v7 y# C
内电层铺铜
Ø
2 @! _# _% }6 |  G  \$ E1 F外层铺铜
Ø
: i; H+ _/ a* y/ N8 B8 i编辑shape的边界
Ø
8 z7 I$ n& l$ a) i9 H8 R1 J指定网络
Ø4 Z. r; w. p( w  n6 e3 Z
手工void
Ø
: n: N, p4 h: H. V2 q& A* j删除孤岛
Ø
$ g1 H3 ~% E% X: \铺静态铜皮
Ø% B: `1 C6 w. [& a2 G" @
铜皮的合并
56
  F7 w/ y! h* X电源层分割
57- N3 H1 {  A1 F
后处理
Ø
* D+ Q5 A2 ~2 C& f; s重新编号
Ø' w' o, U1 r& Z9 {2 {. y
back annotate
Ø2 A, H; |! p1 ]% l; y5 a
查看报告
Ø/ w- X$ Q5 }6 s; ^) g
数据库检查
58% ^5 Z, W4 Y& R# E3 K, f" A+ p- `
丝印处理
59
  z$ b  N! p  c! ^1 j钻孔(NCDRILL0 E- M7 X1 a$ K+ r$ ?1 J* F( b; e
相关操作
60
; C% n' ?  l. F0 @' i$ m, i# k2 x出光绘文件步骤

该用户从未签到

2#
发表于 2009-7-20 00:01 | 只看该作者
非常不错,建议各位新手到该网站学习;但是后面从36开始的视频还没出来;另外,教学用的配套文件也没出来;说真的帮助很大,但最最1 Z7 n9 n* ?) b7 r$ i4 w: y2 D
重要的还是那个电路板仿真部分;

该用户从未签到

3#
发表于 2009-7-20 09:10 | 只看该作者
对于博士的行为表示敬佩
您需要登录后才可以回帖 登录 | 注册

本版积分规则

关闭

推荐内容上一条 /1 下一条

EDA365公众号

关于我们|手机版|EDA365电子论坛网 ( 粤ICP备18020198号-1 )

GMT+8, 2025-7-29 02:04 , Processed in 0.156250 second(s), 25 queries , Gzip On.

深圳市墨知创新科技有限公司

地址:深圳市南山区科技生态园2栋A座805 电话:19926409050

快速回复 返回顶部 返回列表